Manual de instrucciones de NEC Network Controller uPD98502

Manual de instrucciones del aparato NEC Network Controller uPD98502

Aparato: NEC Network Controller uPD98502
Categoría: Cables de red
Fabricante: NEC
Tamaño: 3.1 MB
Fecha de añadido: 8/17/2013
Número de páginas: 595
Imprimir el manual

Descargar

¿Cómo se utiliza?

Nuestro propósito es proporcionarte el acceso más rápido posible a los contenidos incluidos en los manuales de instrucciones del aparato NEC Network Controller uPD98502. Utilizando la vista previa online, puedes ver rápidamente el índice de contenidos y pasar a la página donde encontrarás la solución a tu problema con NEC Network Controller uPD98502.

Para tu comodidad

Si ver los manuales de instrucción de NEC Network Controller uPD98502 directamente en esta página no es cómodo para ti, puedes utilizar dos soluciones posibles:

  • Vista en pantalla completa – Para ver cómodamente los manuales de instrucciones (sin descargarlos en tu ordenador) puedes utilizar el modo de vista en pantalla completa. Para activar la vista del manual NEC Network Controller uPD98502 en pantalla completa, utiliza el botón Pantalla completa
  • Descargar al ordenador – también puedes descargar el manual de instrucciones de NEC Network Controller uPD98502 a tu ordenador y guardarlo en tu colección. Sin embargo, si no quieres ocupar espacio en tu dispositivo, siempre podrás descargarlo de ManualsBase.
NEC Network Controller uPD98502 Manual de instrucciones - Online PDF
Advertisement
« Page 1 of 595 »
Advertisement
Versión impresa

Muchas personas prefieren no leer el documento en la pantalla, sino en versión impresa. La opción de impresión también está prevista y puedes utilizarla haciendo clic en el enlace más arriba - Imprimir el manual. No tienes que imprimir el manual completo de NEC Network Controller uPD98502, solo las páginas que elijas. Ahorra papel.

Resúmenes

A continuación encontrarás resúmenes de los contenidos incluidos en las páginas posteriores del manual de instrucciones para NEC Network Controller uPD98502. Puedes utilizarlos si quieres ver rápidamente el contenido que se encuentra en la siguientes páginas del manual.

Resúmenes de contenidos
Resumen del contenido incluido en la página 1

Preliminary User’s Manual
µµ PD98502
µµ
Network Controller
Document No. S15543EJ1V0UM00 (1st edition)
Date Published December 2001 NS CP(K)
2001
Printed in Japan

Resumen del contenido incluido en la página 2

[MEMO] 2 Preliminary User’s Manual S15543EJ1V0UM

Resumen del contenido incluido en la página 3

SUMMARY OF CONTENTS CHAPTER 1 INTRODUCTION ..................................................................................................................23 CHAPTER 2 VR4120A ...............................................................................................................................57 CHAPTER 3 SYSTEM CONTROLLER ...................................................................................................185 CHAPTER 4 ATM CELL PROCESSOR.............................

Resumen del contenido incluido en la página 4

NOTES FOR CMOS DEVICES 1 PRECAUTION AGAINST ESD FOR SEMICONDUCTORS Note: Strong electric field, when exposed to a MOS device, can cause destruction of the gate oxide and ultimately degrade the device operation. Steps must be taken to stop generation of static electricity as much as possible, and quickly dissipate it once, when it has occurred. Environmental control must be adequate. When it is dry, humidifier should be used. It is recommended to avoid using insulators that easily build stati

Resumen del contenido incluido en la página 5

VR4100, VR4102, VR4111, VR4120A, VR4300, VR4305, VR4310, VR4400, VR5000, VR10000, VR Series, VR4000 Series, VR4100 Series, and EEPROM are trademarks of NEC Corporation. Micro Wire is a trademark of National Semiconductor Corp. iAPX is a trademark of Intel Corp. DEC VAX is a trademark of Digital Equipment Corp. UNIX is a registered trademark in the United States and other countries, licensed exclusively through X/Open Company, Ltd. Ethernet is a trademark of Xerox Corp. MIPS is a trademark of MIP

Resumen del contenido incluido en la página 6

PREFACE Readers This manual is intended for engineers who need to be familiar with the capability of the µ PD98502 in order to develop application systems based on it. Purpose The purpose of this manual is to help users understand the hardware capabilities (listed below) of the µ PD98502. Configuration This manual consists of the following chapters: • Introduction • VR4120A CPU • System controller • ATM cell processor • Ethernet controller • USB controller • PCI controller • UART • Timer • Mic

Resumen del contenido incluido en la página 7

CONTENTS CHAPTER 1 INTRODUCTION ...............................................................................................................23 1.1 Features......................................................................................................................................23 1.2 Ordering Information.................................................................................................................23 1.3 System Configuration........................................

Resumen del contenido incluido en la página 8

2.1.6 Floating-point unit (FPU)................................................................................................................64 2.1.7 CPU core memory management system (MMU) ...........................................................................65 2.1.8 Translation lookaside buffer (TLB).................................................................................................65 2.1.9 Operating modes.....................................................................

Resumen del contenido incluido en la página 9

CHAPTER 3 SYSTEM CONTROLLER...............................................................................................185 3.1 Overview...................................................................................................................................185 3.1.1 CPU interface..............................................................................................................................185 3.1.2 Memory interface......................................................

Resumen del contenido incluido en la página 10

3.4.15 SDRAM refresh............................................................................................................................219 3.4.16 Memory-to-CPU prefetch FIFO....................................................................................................219 3.4.17 CPU-to-memory write FIFO .........................................................................................................219 3.4.18 SDRAM memory initialization ......................................

Resumen del contenido incluido en la página 11

4.4.18 A_T1R (T1 Time Register)...........................................................................................................245 4.4.19 A_TSR (Time Stamp Register) ....................................................................................................245 4.4.20 A_IBBAR (IBUS Base Address Register) ....................................................................................245 4.4.21 A_INBAR (Instruction Base Address Register).....................................

Resumen del contenido incluido en la página 12

5.2.20 En_HT1 (Hash Table Register 1).................................................................................................290 5.2.21 En_HT2 (Hash Table Register 2).................................................................................................290 5.2.22 En_CAR1 (Carry Register 1) .......................................................................................................291 5.2.23 En_CAR2 (Carry Register 2) .................................................

Resumen del contenido incluido en la página 13

6.2.20 U_RP1IR (USB Rx Pool1 Information Register) ..........................................................................327 6.2.21 U_RP1AR (USB Rx Pool1 Address Register) .............................................................................327 6.2.22 U_RP2IR (USB Rx Pool2 Information Register) ..........................................................................328 6.2.23 U_RP2AR (USB Rx Pool2 Address Register) ...................................................................

Resumen del contenido incluido en la página 14

CHAPTER 7 PCI CONTROLLER.........................................................................................................370 7.1 Overview...................................................................................................................................370 7.2 Bus Bridge Functions..............................................................................................................371 7.2.1 Internal bus to PCI transaction............................................

Resumen del contenido incluido en la página 15

8.3.4 UARTIER (UART Interrupt Enable Register)...............................................................................416 8.3.5 UARTDLL (UART Divisor Latch LSB Register) ...........................................................................416 8.3.6 UARTDLM (UART Divisor Latch MSB Register) .........................................................................417 8.3.7 UARTIIR (UART Interrupt ID Register).............................................................................

Resumen del contenido incluido en la página 16

LIST OF FIGURES (1/5) Figure No. Title Page 1-1 Examples of the µ PD98502 System Configuration ........................................................................................24 1-2 Block Diagram of the µ PD98502....................................................................................................................25 1-3 Block Diagram of VR4120A RISC Processor..................................................................................................26 1-4 Block Diag

Resumen del contenido incluido en la página 17

LIST OF FIGURES (2/5) Figure No. Title Page 2-29 Supervisor Mode Address Space ................................................................................................................108 2-30 Kernel Mode Address Space .......................................................................................................................111 2-31 µ PD98502 Physical Address Space ............................................................................................................11

Resumen del contenido incluido en la página 18

LIST OF FIGURES (3/5) Figure No. Title Page 2-71 Instruction Cache State Diagram .................................................................................................................173 2-72 Data Check Flow on Instruction Fetch .........................................................................................................174 2-73 Data Check Flow on Load Operations .........................................................................................................174

Resumen del contenido incluido en la página 19

LIST OF FIGURES (4/5) Figure No. Title Page 4-19 Open_Channel Command and Indication....................................................................................................258 4-20 Close_Channel Command and Indication ...................................................................................................259 4-21 Tx_Ready Command and Indication............................................................................................................260 4-22 Add_Buffers

Resumen del contenido incluido en la página 20

LIST OF FIGURES (5/5) Figure No. Title Page 6-16 Data Receiving in EndPoint0, EndPoint6.....................................................................................................349 6-17 EndPoint2, EndPoint4 Receive Normal Mode..............................................................................................349 6-18 EndPoint2, EndPoint4 Receive Assemble Mode .........................................................................................350 6-19 EndPoint2, EndPo


Manuales de instrucciones similares
# Manual de instrucciones Categoría Descargar
1 NEC Electronics AmericaNEAX2400 Manual de instrucciones Cables de red 1
2 Sony 273 Manual de instrucciones Cables de red 1
3 Sony Manual de instrucciones Cables de red 1
4 Sony BKM-FW32 Manual de instrucciones Cables de red 2
5 Sony PEGA-HS10 Manual de instrucciones Cables de red 2
6 3Com Nokia 6100 Manual de instrucciones Cables de red 0
7 3Com Nokia 8100 Manual de instrucciones Cables de red 5
8 3Com 3CRWE52196 Manual de instrucciones Cables de red 8
9 3D Innovations Kodak H-182 (ENG)2 Manual de instrucciones Cables de red 0
10 AccuFitness Dell PowerEdge MicroProcessor 2400 Manual de instrucciones Cables de red 1
11 AccuFitness Dell PowerEdge MicroProcessor 4400 Manual de instrucciones Cables de red 0
12 AccuFitness Dell PowerEdge MicroProcessor 2450 Manual de instrucciones Cables de red 0
13 Addonics Technologies ADCFASTHDD Manual de instrucciones Cables de red 1
14 Addonics Technologies NAS25HDU2 Manual de instrucciones Cables de red 1
15 Addonics Technologies NAS40ESU Manual de instrucciones Cables de red 6