Instrukcja obsługi Texas Instruments TMS320DM643

Instrukcja obsługi dla urządzenia Texas Instruments TMS320DM643

Urządzenie: Texas Instruments TMS320DM643
Kategoria: Sprzet komputerowy
Producent: Texas Instruments
Rozmiar: 0.46 MB
Data dodania: 11/16/2014
Liczba stron: 56
Drukuj instrukcję

Pobierz

Jak korzystać?

Naszym celem jest zapewnienie Ci jak najszybszego dostępu do treści zawartych w instrukcji obsługi urządzenia Texas Instruments TMS320DM643. Korzystając z podglądu online możesz szybko przejrzeć spis treści i przejść do strony, na której znajdziesz rozwiązanie swojego problemu z Texas Instruments TMS320DM643.

Dla Twojej wygody

Jeżeli przeglądanie instrukcji Texas Instruments TMS320DM643 bezpośrednio na tej stornie nie jest dla Ciebie wygodne, możesz skorzystać z dwóch możliwych rozwiązań:

  • Przeglądanie pełnoekranowe - Aby wygodnie przeglądać instrukcję (bez pobierania jej na komputer) możesz wykorzystać tryp przeglądania pełnoekranowego. Aby uruchomić przeglądanie instrukcji Texas Instruments TMS320DM643 na pełnym ekranie, użyj przycisku Pełny ekran.
  • Pobranie na komputer - Możesz również pobrać instrukcję Texas Instruments TMS320DM643 na swój komputer i zachować ją w swoich zbiorach. Jeżeli nie chcesz jednak marnować miejsca na swoim urządzeniu, zawsze możesz pobrać ją w przyszłości z ManualsBase.
Texas Instruments TMS320DM643 Instrukcja obsługi - Online PDF
Advertisement
« Page 1 of 56 »
Advertisement
Wersja drukowana

Wiele osób woli czytać dokumenty nie na ekranie, lecz w wersji drukowanej. Opcja wydruku instrukcji również została przewidziana i możesz z niej skorzystać klikając w link znajdujący się powyżej - Drukuj instrukcję. Nie musisz drukować całej instrukcji Texas Instruments TMS320DM643 a jedynie wybrane strony. Szanuj papier.

Streszczenia

Poniżej znajdziesz zajawki treści znajdujących się na kolejnych stronach instrukcji do Texas Instruments TMS320DM643. Jeżeli chcesz szybko przejrzeć zawartość stron znajdujących się na kolejnych strinach instrukcji, możesz z nich skorzystać.

Streszczenia treści
Streszczenie treści zawartej na stronie nr. 1

TMS320DM643x DMP
DDR2 Memory Controller
User's Guide
Literature Number: SPRU986B
November 2007

Streszczenie treści zawartej na stronie nr. 2

2 SPRU986B–November 2007 Submit Documentation Feedback

Streszczenie treści zawartej na stronie nr. 3

Contents Preface ............................................................................................................................... 6 1 Introduction................................................................................................................ 7 1.1 Purpose of the Peripheral....................................................................................... 7 1.2 Features.............................................................................................

Streszczenie treści zawartej na stronie nr. 4

List of Figures 1 Data Paths to DDR2 Memory Controller.................................................................................. 8 2 DDR2 Memory Controller Clock Block Diagram......................................................................... 9 3 DDR2 Memory Controller Signals........................................................................................ 11 4 Refresh Command ...................................................................................................

Streszczenie treści zawartej na stronie nr. 5

List of Tables 1 PLLC2 Configuration....................................................................................................... 10 2 DDR2 Memory Controller Signal Descriptions ......................................................................... 11 3 DDR2 SDRAM Commands ............................................................................................... 12 4 Truth Table for DDR2 SDRAM Commands ............................................................................

Streszczenie treści zawartej na stronie nr. 6

Preface SPRU986B–November 2007 Read This First About This Manual This document describes the DDR2 memory controller in the TMS320DM643x Digital Media Processor (DMP). Notational Conventions This document uses the following conventions. • Hexadecimal numbers are shown with the suffix h. For example, the following number is 40 hexadecimal (decimal 64): 40h. • Registers in this document are shown in figures and described in tables. – Each register figure shows a rectangle divided into fields that r

Streszczenie treści zawartej na stronie nr. 7

User's Guide SPRU986B–November 2007 DDR2 Memory Controller 1 Introduction This document describes the DDR2 memory controller in the TMS320DM643x Digital Media Processor (DMP). 1.1 Purpose of the Peripheral The DDR2 memory controller is used to interface with JESD79D-2A standard compliant DDR2 SDRAM devices. Memories types such as DDR1 SDRAM, SDR SDRAM, SBSRAM, and asynchronous memories are not supported. The DDR2 memory controller is the major memory location for program and data storage. 1.2 Fe

Streszczenie treści zawartej na stronie nr. 8

www.ti.com Introduction 1.3 Functional Block Diagram The DDR2 memory controller is the main interface to external DDR2 memory. Figure 1 displays the general data paths to on-chip peripherals and external DDR2 SDRAM. Master peripherals, EDMA, the ARM processor, and DSP can access the DDR2 memory controller through the switched central resource (SCR). Figure 1. Data Paths to DDR2 Memory Controller DSP Master DDR2 peripherals External memory SCR BUS BUS DDR2 SDRAM controller EDMA VPSS 1.4 Supported

Streszczenie treści zawartej na stronie nr. 9

www.ti.com Peripheral Architecture 2 Peripheral Architecture This section describes the architecture of the DDR2 memory controller as well as how it is structured and how it works within the context of the system-on-a-chip. The DDR2 memory controller can gluelessly interface to most standard DDR2 SDRAM devices and supports such features as self-refresh mode and prioritized refresh. In addition, it provides flexibility through programmable parameters such as the refresh rate, CAS latency, and man

Streszczenie treści zawartej na stronie nr. 10

www.ti.com Peripheral Architecture 2.1.2 Clock Configuration The frequency of PLL2_SYSCLK1 is configured by selecting the appropriate PLL multiplier and divider ratio. The PLL multiplier and divider ratio are selected by programming registers within PLLC2. Table 1 shows a list of PLL multiplier and divider settings to achieve certain DDR2 frequencies. The data in Table 1 is derived by assuming a 27-MHZ reference clock. See the device-specific data manual for the clock frequencies that are suppor

Streszczenie treści zawartej na stronie nr. 11

www.ti.com Peripheral Architecture 2.3 Signal Descriptions The DDR2 memory controller signals are shown in Figure 3 and described in Table 2. The following features are included: • The maximum data bus is 32-bits wide. • The address bus is 13-bits wide with an additional 3 bank address pins. • Two differential output clocks driven by internal clock sources. • Command signals: Row and column address strobe, write enable strobe, data strobe, and data mask. • One chip select signal and one clock en

Streszczenie treści zawartej na stronie nr. 12

www.ti.com Peripheral Architecture 2.4 Protocol Description(s) The DDR2 memory controller supports the DDR2 SDRAM commands listed in Table 3. Table 4 shows the signal truth table for the DDR2 SDRAM commands. Table 3. DDR2 SDRAM Commands Command Function ACTV Activates the selected bank and row. DCAB Precharge all command. Deactivates (precharges) all banks. DEAC Precharge single command. Deactivates (precharges) a single bank. DESEL Device Deselect. EMRS Extended Mode Register set. Allows alteri

Streszczenie treści zawartej na stronie nr. 13

www.ti.com Peripheral Architecture 2.4.1 Refresh Mode The DDR2 memory controller issues refresh commands to the DDR2 SDRAM memory (Figure 4). REFR is automatically preceded by a DCAB command, ensuring the deactivation of all CE spaces and banks selected. Following the DCAB command, the DDR2 memory controller begins performing refreshes at a rate defined by the refresh rate (RR) bit in the SDRAM refresh control register (SDRCR). Page information is always invalid before and after a REFR command;

Streszczenie treści zawartej na stronie nr. 14

www.ti.com Peripheral Architecture 2.4.2 Deactivation (DCAB and DEAC) The precharge all banks command (DCAB) is performed after a reset to the DDR2 memory controller or following the initialization sequence. DDR2 SDRAMs also require this cycle prior to a refresh (REFR) and mode set register commands (MRS and EMRS). During a DCAB command, DDR_A[10] is driven high to ensure the deactivation of all banks. Figure 5 shows the timing diagram for a DCAB command. Figure 5. DCAB Command DCAB DDR_CLK DDR_

Streszczenie treści zawartej na stronie nr. 15

www.ti.com Peripheral Architecture The DEAC command closes a single bank of memory specified by the bank select signals. Figure 6 shows the timings diagram for a DEAC command. Figure 6. DEAC Command DEAC DDR_CLK DDR_CLK DDR_CKE DDR_CS DDR_RAS DDR_CAS DDR_WE DDR_A[12,11, 9:0] DDR_A[10] DDR_BA[2:0] DDR_DQM[3:0] SPRU986B–November 2007 DDR2 Memory Controller 15 Submit Documentation Feedback

Streszczenie treści zawartej na stronie nr. 16

www.ti.com Peripheral Architecture 2.4.3 Activation (ACTV) The DDR2 memory controller automatically issues the activate (ACTV) command before a read or write to a closed row of memory. The ACTV command opens a row of memory, allowing future accesses (reads or writes) with minimum latency. The value of DDR_BA[2:0] selects the bank and the value of A[12:0] selects the row. When the DDR2 memory controller issues an ACTV command, a delay of t is incurred before RCD a read or write command is issued.

Streszczenie treści zawartej na stronie nr. 17

www.ti.com Peripheral Architecture 2.4.4 READ Command Figure 8 shows the DDR2 memory controller performing a read burst from DDR2 SDRAM. The READ command initiates a burst read operation to an active row. During the READ command, DDR_CAS drives low, DDR_WE and DDR_RAS remain high, the column address is driven on DDR_A[12:0], and the bank address is driven on DDR_BA[2:0]. The DDR2 memory controller uses a burst length of 8, and has a programmable CAS latency of 2, 3, 4, or 5. The CAS latency is t

Streszczenie treści zawartej na stronie nr. 18

www.ti.com Peripheral Architecture 2.4.5 Write (WRT) Command Prior to a WRT command, the desired bank and row are activated by the ACTV command. Following the WRT command, a write latency is incurred. Write latency is equal to CAS latency minus 1. All writes have a burst length of 8. The use of the DDR_DQM outputs allows byte and halfword writes to be executed. Figure 9 shows the timing for a write on the DDR2 memory controller. If the transfer request is for less than 8 words, depending on the

Streszczenie treści zawartej na stronie nr. 19

www.ti.com Peripheral Architecture 2.4.6 Mode Register Set (MRS and EMRS) DDR2 SDRAM contains mode and extended mode registers that configure the DDR2 memory for operation. These registers control burst type, burst length, CAS latency, DLL enable/disable (on DDR2 device), single-ended strobe, etc. The DDR2 memory controller programs the mode and extended mode registers of the DDR2 memory by issuing MRS and EMRS commands. When the MRS or EMRS command is executed, the value on DDR_BA[1:0] selects

Streszczenie treści zawartej na stronie nr. 20

www.ti.com Peripheral Architecture 2.5 Memory Width and Byte Alignment The DDR2 memory controller supports memory widths of 16 bits and 32 bits. Table 5 summarizes the addressable memory ranges on the DDR2 memory controller. See the device-specific data manual for the memory widths that are supported. Figure 11 shows the byte lanes used on the DDR2 memory controller. The external memory is always right-aligned on the data bus. Table 5. Addressable Memory Ranges Memory Width Maximum addressable b


Podobne instrukcje
# Instrukcja obsługi Kategoria Pobierz
1 Texas Instruments MSC1211 Instrukcja obsługi Sprzet komputerowy 1
2 Texas Instruments ADS61xx Instrukcja obsługi Sprzet komputerowy 0
3 Texas Instruments MSP-FET430 Instrukcja obsługi Sprzet komputerowy 3
4 Texas Instruments SCAU020 Instrukcja obsługi Sprzet komputerowy 0
5 Texas Instruments TMS320C6712D Instrukcja obsługi Sprzet komputerowy 1
6 Texas Instruments MSP430x11x1 Instrukcja obsługi Sprzet komputerowy 1
7 Texas Instruments Evaluation Module TVP5158 Instrukcja obsługi Sprzet komputerowy 0
8 Texas Instruments DM648 DSP Instrukcja obsługi Sprzet komputerowy 0
9 Texas Instruments TMDXEVM6472 Instrukcja obsługi Sprzet komputerowy 0
10 Texas Instruments TMS320DM643X DMP Instrukcja obsługi Sprzet komputerowy 0
11 Texas Instruments TPS65023B Instrukcja obsługi Sprzet komputerowy 0
12 Texas Instruments TUSB3210 Instrukcja obsługi Sprzet komputerowy 3
13 Texas Instruments TMS320DM646x Instrukcja obsługi Sprzet komputerowy 1
14 Texas Instruments TPS40051 Instrukcja obsługi Sprzet komputerowy 2
15 Texas Instruments MSP430x1xx Instrukcja obsługi Sprzet komputerowy 3
16 Sony MSAKIT-PC4A Instrukcja obsługi Sprzet komputerowy 2
17 Sony MRW62E-S1 2694866142 Instrukcja obsługi Sprzet komputerowy 5
18 Philips MATCH LINE 9596 Instrukcja obsługi Sprzet komputerowy 17
19 Sony 64GB SDHC Class 10 Memory Card Readers SF32UY Instrukcja obsługi Sprzet komputerowy 1
20 Philips PSC702 Instrukcja obsługi Sprzet komputerowy 1