Instrukcja obsługi Cypress CY7C1298H

Instrukcja obsługi dla urządzenia Cypress CY7C1298H

Urządzenie: Cypress CY7C1298H
Kategoria: Monitor
Producent: Cypress
Rozmiar: 0.39 MB
Data dodania: 1/31/2014
Liczba stron: 16
Drukuj instrukcję

Pobierz

Jak korzystać?

Naszym celem jest zapewnienie Ci jak najszybszego dostępu do treści zawartych w instrukcji obsługi urządzenia Cypress CY7C1298H. Korzystając z podglądu online możesz szybko przejrzeć spis treści i przejść do strony, na której znajdziesz rozwiązanie swojego problemu z Cypress CY7C1298H.

Dla Twojej wygody

Jeżeli przeglądanie instrukcji Cypress CY7C1298H bezpośrednio na tej stornie nie jest dla Ciebie wygodne, możesz skorzystać z dwóch możliwych rozwiązań:

  • Przeglądanie pełnoekranowe - Aby wygodnie przeglądać instrukcję (bez pobierania jej na komputer) możesz wykorzystać tryp przeglądania pełnoekranowego. Aby uruchomić przeglądanie instrukcji Cypress CY7C1298H na pełnym ekranie, użyj przycisku Pełny ekran.
  • Pobranie na komputer - Możesz również pobrać instrukcję Cypress CY7C1298H na swój komputer i zachować ją w swoich zbiorach. Jeżeli nie chcesz jednak marnować miejsca na swoim urządzeniu, zawsze możesz pobrać ją w przyszłości z ManualsBase.
Cypress CY7C1298H Instrukcja obsługi - Online PDF
Advertisement
« Page 1 of 16 »
Advertisement
Wersja drukowana

Wiele osób woli czytać dokumenty nie na ekranie, lecz w wersji drukowanej. Opcja wydruku instrukcji również została przewidziana i możesz z niej skorzystać klikając w link znajdujący się powyżej - Drukuj instrukcję. Nie musisz drukować całej instrukcji Cypress CY7C1298H a jedynie wybrane strony. Szanuj papier.

Streszczenia

Poniżej znajdziesz zajawki treści znajdujących się na kolejnych stronach instrukcji do Cypress CY7C1298H. Jeżeli chcesz szybko przejrzeć zawartość stron znajdujących się na kolejnych strinach instrukcji, możesz z nich skorzystać.

Streszczenia treści
Streszczenie treści zawartej na stronie nr. 1

CY7C1298H
1-Mbit (64K x 18) Pipelined DCD Sync SRAM
[1]
Features Functional Description
• Registered inputs and outputs for pipelined operation The CY7C1298H SRAM integrates 64K x 18 SRAM cells with
advanced synchronous peripheral circuitry and a two-bit
• Optimal for performance (Double-Cycle deselect)
counter for internal burst operation. All synchronous inputs are
— Depth expansion without wait state
gated by registers controlled by a positive-edge-triggered
Clock Input (CLK). The synchronous

Streszczenie treści zawartej na stronie nr. 2

CY7C1298H Functional Block Diagram ADDRESS A0, A1, A REGISTER 2 A[1:0] MODE ADV Q1 BURST CLK COUNTER AND LOGIC CLR Q0 ADSC ADSP DQB , DQPB DQB, DQPB BYTE BYTE WRITE DRIVER BWB OUTPUT OUTPUT DQs, WRITE REGISTER SENSE MEMORY BUFFERS REGISTERS DQPA AMPS ARRAY DQA, DQPA DQPB E DQA , DQPA BYTE BYTE BWA WRITE DRIVER WRITE REGISTER BWE INPUT GW REGISTERS ENABLE CE1 PIPELINED REGISTER CE2 ENABLE CE3 OE SLEEP ZZ CONTROL Document #: 38-05665 Rev. *B Page 2 of 16 [+] Feedback

Streszczenie treści zawartej na stronie nr. 3

CY7C1298H Pin Configurations 100-Pin TQFP Top View NC 1 80 A NC 2 79 NC NC 3 78 NC V DDQ 4 77 V DDQ V SSQ 5 76 V SSQ NC 6 75 NC NC 7 74 DQP A DQ 8 73 B DQ A DQ 9 72 DQ B A 10 V 71 V SSQ SSQ 11 V 70 DDQ V DDQ 12 DQ 69 DQ B A DQ 13 68 DQ B A 14 NC 67 V SS 15 V 66 DD CY7C1298H NC 16 NC 65 V DD 17 V 64 SS ZZ 18 DQ 63 DQ B A DQ 19 62 DQ B A V 20 61 V DDQ DDQ 21 V 60 V SSQ SSQ DQ 22 59 DQ B A DQ 23 58 B DQ A 24 DQP 57 NC B NC 25 56 NC V SSQ 26 55 V SSQ V DDQ 27 54 V DDQ NC 28 53 NC NC 29 52 NC NC 30 5

Streszczenie treści zawartej na stronie nr. 4

CY7C1298H Pin Descriptions Pin Type Description A0, A , A Input- Address Inputs used to select one of the 64K address locations. Sampled at the rising edge 1 Synchronous of the CLK if ADSP or ADSC is active LOW, and CE , CE , and CE are sampled active. A are 1 2 3 [1:0] fed to the two-bit counter. BW Input- Byte Write Select Inputs, active LOW. Qualified with BWE to conduct byte writes to the SRAM. [A:B] Synchronous Sampled on the rising edge of CLK. GW Input- Global Write Enable Input, acti

Streszczenie treści zawartej na stronie nr. 5

CY7C1298H signals. The CY7C1298H provides byte write capability that Functional Overview is described in the Write Cycle Description table. Asserting the All synchronous inputs pass through input registers controlled Byte Write Enable input (BWE) with the selected Byte Write by the rising edge of the clock. All data outputs pass through input will selectively write to only the desired bytes. Bytes not output registers controlled by the rising edge of the clock. selected during a byte write oper

Streszczenie treści zawartej na stronie nr. 6

CY7C1298H Interleaved ‘Burst Address Table Linear Burst Address Table (MODE = GND) (MODE = Floating or V ) DD First Second Third Fourth Address Address Address Address First Second Third Fourth A1, A0 A1, A0 A1, A0 A1, A0 Address Address Address Address A1, A0 A1, A0 A1, A0 A1, A0 00 01 10 11 00 01 10 11 01 10 11 00 01 00 11 10 10 11 00 01 10 11 00 01 11 00 01 10 11 10 01 00 [2, 3, 4, 5, 6] Truth Table Address Operation Used CE CE CE ZZ ADSP ADSC ADV WRITE OE CLK DQ 1 2 3 Deselected Cycle, Pow

Streszczenie treści zawartej na stronie nr. 7

CY7C1298H [2,3] Truth Table for Read/Write Function GW BWE BW BW A B Read H H X X Read H L H H Write byte A – (DQ and DQP)H L L H A A Write byte B – (DQ and DQP)H L H L B B Write all bytes H L L L Write all bytes L X X X ZZ Mode Electrical Characteristics Parameter Description Test Conditions Min. Max. Unit I Sleep mode standby current ZZ > V − 0.2V 40 mA DDZZ DD t Device operation to ZZ ZZ > V − 0.2V 2t ns ZZS DD CYC t ZZ recovery time ZZ < 0.2V 2t ns ZZREC CYC t ZZ Active to Sleep current This

Streszczenie treści zawartej na stronie nr. 8

CY7C1298H DC Input Voltage ................................... –0.5V to V + 0.5V Maximum Ratings DD Current into Outputs (LOW)......................................... 20 mA (Above which the useful life may be impaired. For user guide- Static Discharge Voltage........................................... > 2001V lines, not tested.) (per MIL-STD-883,Method 3015) Storage Temperature ................................... –65°C to + 150° Latch -up Current...............................................

Streszczenie treści zawartej na stronie nr. 9

CY7C1298H [9] Capacitance 100 TQFP Parameter Description Test Conditions Max. Unit C Input Capacitance T = 25°C, f = 1 MHz, 5pF IN A V = 3.3V DD C Clock Input Capacitance 5 pF CLK V = 2.5V DDQ C Input/Output Capacitance 5 pF I/O [9] Thermal Characteristics 100 TQFP Parameter Description Test Conditions Package Unit Θ Thermal Resistance Test conditions follow standard test 30.32 °C/W JA (Junction to Ambient) methods and procedures for measuring thermal impedance, per EIA/JESD51 Θ Thermal Resis

Streszczenie treści zawartej na stronie nr. 10

CY7C1298H [14, 15] Switching Characteristics Over the Operating Range 166 MHz 133 MHz Parameter Description Min. Max. Min. Max. Unit [10] t V (Typical) to the first Access 11 ms POWER DD Clock t Clock Cycle Time 6.0 7.5 ns CYC t Clock HIGH 2.5 3.0 ns CH t Clock LOW 2.5 3.0 ns CL Output Times t Data Output Valid After CLK Rise 3.5 4.0 ns CO t Data Output Hold After CLK Rise 1.5 1.5 ns DOH [11, 12, 13] t Clock to Low-Z 00 ns CLZ [11, 12, 13] t Clock to High-Z 3.5 4.0 ns CHZ t OE LOW to Output Val

Streszczenie treści zawartej na stronie nr. 11

CY7C1298H Switching Waveforms [16] Read Timing t CYC CLK t t CL CH t t ADS ADH ADSP t t ADH ADS ADSC t t AS AH ADDRESS A1 A2 A3 Burst continued with t t WES WEH new base address GW, BWE,BW [A:B] Deselect t t CES CEH cycle CE t t ADVS ADVH ADV ADV suspends burst OE t t OEV CO t t t CHZ t t OELZ OEHZ DOH CLZ Q(A2) Q(A2 + 1) Q(A2 + 2) Q(A2 + 3) Q(A2) Q(A2 + 1) Q(A3) Data Out (Q) High-Z Q(A1) t CO Burst wraps around to its initial state Single READ BURST READ DON’T CARE UNDEFINED Note: 16. On this

Streszczenie treści zawartej na stronie nr. 12

CY7C1298H Switching Waveforms (continued) [16, 17] Write Timing t CYC CLK t t CH CL t t ADS ADH ADSP ADSC extends burst t t ADS ADH t t ADS ADH ADSC t t AS AH ADDRESS A1 A2 A3 Byte write signals are ignored for first cycle when t t ADSP initiates burst WES WEH BWE, BW[A:B] t t WEH WES GW t t CES CEH CE t t ADVS ADVH ADV ADV suspends burst OE t t DH DS High-Z D(A1) D(A2) D(A2 + 1) D(A2 + 1) D(A2 + 2) D(A2 + 3) D(A3) D(A3 + 1) D(A3 + 2) Data in (D) t OEHZ Data Out (Q) BURST READ Single WRITE BURS

Streszczenie treści zawartej na stronie nr. 13

CY7C1298H Switching Waveforms (continued) [16, 18, 19] Read/Write Timing t CYC CLK t t CL CH t t ADS ADH ADSP ADSC t t AH AS ADDRESS A1 A2 A3 A4 A5 A6 t t WEH WES BWE, BW[A:B] t t CES CEH CE ADV OE t t t CO DS DH t OELZ Data In (D) D(A3) D(A5) D(A6) High-Z t t OEHZ CLZ Data Out (Q) Q(A1) Q(A2) Q(A4) Q(A4+1) Q(A4+2) Q(A4+3) High-Z Back-to-Back READs Single WRITE BURST READ Back-to-Back WRITEs DON’T CARE UNDEFINED Notes: 18. The data bus (Q) remains in High-Z following a WRITE cycle, unless a n

Streszczenie treści zawartej na stronie nr. 14

CY7C1298H Switching Waveforms (continued) [20, 21] ZZ Mode Timing CLK t t ZZ ZZREC ZZ t ZZI I SUPPLY I DDZZ t RZZI ALL INPUTS DESELECT or READ Only (except ZZ) Outputs (Q) High-Z DON’T CARE Notes: 20. Device must be deselected when entering ZZ mode. See truth table for all possible signal conditions to deselect the device. 21. I/Os are in High-Z when exiting ZZ sleep mode. Document #: 38-05665 Rev. *B Page 14 of 16 [+] Feedback

Streszczenie treści zawartej na stronie nr. 15

CY7C1298H Ordering Information Not all of the speed, package and temperature ranges are available. Please contact your local sales representative or visit www.cypress.com for actual products offered. Speed Package Operating (MHz) Ordering Code Diagram Package Type Range 100 CY7C1298H-100AXC 51-85050 100-pin Thin Quad Flat Pack (14 x 20 x 1.4 mm) Lead-Free Commercial CY7C1298H-100AXI Industrial 133 CY7C1298H-133AXC 51-85050 100-pin Thin Quad Flat Pack (14 x 20 x 1.4 mm) Lead-Free Commercial CY7C1

Streszczenie treści zawartej na stronie nr. 16

CY7C1298H Document History Page Document Title: CY7C1298H 1-Mbit (64K x 18) Pipelined DCD Sync SRAM Document Number: 38-05665 Orig. of REV. ECN NO. Issue Date Change Description of Change ** 343896 See ECN PCI New Data Sheet *A 430678 See ECN NXR Changed address of Cypress Semiconductor Corporation on Page# 1 from “3901 North First Street” to “198 Champion Court” Added 2.5VI/O option Changed Three-State to Tri-State Included Maximum Ratings for V relative to GND DDQ Modified “Input Load” to “


Podobne instrukcje
# Instrukcja obsługi Kategoria Pobierz
1 Cypress CY7C1353G Instrukcja obsługi Monitor 0
2 Sony BVM-L170 Instrukcja obsługi Monitor 7
3 Sony DDM-2802CNU Instrukcja obsługi Monitor 1
4 Sony BVM-D20F1U, BVM-D20F1E, BVM-D20F1A, BVM-D24E1WU, BVM-D24E1WE, BVM-D24E1WA, BVM-D32E1WU, BVM-D32E1WE, BVM-D32E1WA Instrukcja obsługi Monitor 15
5 Sony 500A3WE Instrukcja obsługi Monitor 8
6 Sony CPD-17SF2 Instrukcja obsługi Monitor 10
7 Sony AEP MODEL CPD-E200E Instrukcja obsługi Monitor 9
8 Sony CPD-G400 Instrukcja obsługi Monitor 9
9 Sony CPD-E220E Instrukcja obsługi Monitor 5
10 Sony 500A3WJ Instrukcja obsługi Monitor 3
11 Sony CPD-110GS Instrukcja obsługi Monitor 1
12 Sony BVM-D SERIES BVM-D14H1E Instrukcja obsługi Monitor 14
13 Sony CPD-100SFT Instrukcja obsługi Monitor 5
14 Sony DELUXEPRO SDM-X93 Instrukcja obsługi Monitor 21
15 Sony CPD-G400P Instrukcja obsługi Monitor 4