Xilinx ChipScope PLB46 IBA v1.00aの取扱説明書

デバイスXilinx ChipScope PLB46 IBA v1.00aの取扱説明書

デバイス: Xilinx ChipScope PLB46 IBA v1.00a
カテゴリ: ネットワークカード
メーカー: Xilinx
サイズ: 0.11 MB
追加した日付: 5/21/2014
ページ数: 10
説明書を印刷

ダウンロード

使い方は?

私たちの目的は、皆様方にデバイスXilinx ChipScope PLB46 IBA v1.00aの取扱説明書に含まれたコンテンツを可能な限り早く提供することです。オンラインプレビューを使用すると、Xilinx ChipScope PLB46 IBA v1.00aに関してあなたが抱えている問題に対する解決策の内容が素早く表示されます。

便宜上

説明書Xilinx ChipScope PLB46 IBA v1.00aをこちらのサイトで閲覧するのに不都合がある場合は、2つの解決策があります:

  • フルスクリーン表示 – 説明書を(お使いのコンピュータにダウンロードすることなく)便利に表示させるには、フルスクリーン表示モードをご使用ください。説明書Xilinx ChipScope PLB46 IBA v1.00aのフルスクリーン表示を起動するには、全画面表示ボタンを押してください。
  • コンピュータにダウンロード - Xilinx ChipScope PLB46 IBA v1.00aの説明書をお使いのコンピュータにダウンロードし、ご自身のコレクションに加えることもできます。デバイス上のスペースを無駄にしたくない場合は、いつでもManualsBaseサイトでダウンロードすることもできます。
Xilinx ChipScope PLB46 IBA v1.00a 取扱説明書 - Online PDF
Advertisement
« Page 1 of 10 »
Advertisement
印刷版

多くの人々は画面表示ではなく印刷された説明書を読むほうを好みます。説明書を印刷するオプションも提供されており、上記のリンクをクリックすることによりそれを利用できます - 説明書を印刷。説明書Xilinx ChipScope PLB46 IBA v1.00aを全部印刷する必要はなく、選択したページだけを印刷できます。紙を節約しましょう。

要旨

次のページにある説明書Xilinx ChipScope PLB46 IBA v1.00aの内容のプレビューは、以下にあります。次のページにある説明書の内容をすぐに表示したい場合は、こちらをご利用ください。

内容要旨
ページ1に含まれる内容の要旨

I
<
B
R
ChipScope PLBv46 IBA (Bus Analyzer) (v1.00a)
L
DS619 (v1.0) September 17, 2007 Product Specification
Introduction
LogiCORE™ Facts
The ChipScope™ PLB IBA core is a specialized Bus Core Specifics
Analyzer core designed to debug embedded systems that
Supported Device Virtex-E, Virtex, Spartan™-3A DSP,
contain the IBM CoreConnect™ Processor Local Bus (PLB)
Family Spartan-3AN, Spartan-3A, Spartan-3E,
Spartan-3, Spartan-IIE, Spartan-II, Virtex-5
version 4.6. The ChipScope PLB46 IBA core i

ページ2に含まれる内容の要旨

R ChipScope PLBv46 IBA (Bus Analyzer) (v1.00a) ChipScope PLB46 IBA I/O Signals Table 1: IBA_PLBv46 Pin Descriptions Port MU Signal Name Interface I/O Description P1 CONTROL ICON I/O Icon control bus IO P2 PLB_Clk System I System Clock P3 MU_1C iba_trigin_in GENERIC I Generic Trigger Inputs P4 iba_trig_out GENERIC O IBA Trigger Output Reset & Error Status P5 MU_1A PLB_Rst System I Registered reset output from arbitration logic P6 MU_1A Bus_Error_Det System I Bus Error Interrupt P7 MU_1A PLB_l

ページ3に含まれる内容の要旨

R ChipScope PLBv46 IBA (Bus Analyzer) (v1.00a) Table 1: IBA_PLBv46 Pin Descriptions (Continued) Port MU Signal Name Interface I/O Description P34 MU_2C PLB_TAttribute[0:15] Slave I PLB Transfer Attribute Address P35 MU_3A PLB_ABus[0:31] Slave I PLB address bus, lower 32 bits P36 MU_3B PLB_UABus[0:31] Slave I PLB address bus, upper 32 bits Data P37 MU_4 PLB_wrDBus[0: C_PLBV46_DWIDTH-1] Slave I PLB write data bus P38 MU_5 PLB_SrdDBus[0: Sim I Output of SL_rdDBus OR gate C_PLBV46_DWIDTH-1] Slave

ページ4に含まれる内容の要旨

R ChipScope PLBv46 IBA (Bus Analyzer) (v1.00a) Table 1: IBA_PLBv46 Pin Descriptions (Continued) Port MU Signal Name Interface I/O Description P58 MU_10 M_abort[0: Master I Master abort bus request indicator C_PLBV46_NUM_MASTERS-1] P59 MU_10 PLB_rdPendPri[0:1] Master I PLB pending read request priority P60 MU_10 PLB_wrPendPri[0:1] Master I PLB pending write request priority P61 MU_10 PLB_rdPendReq Master /Slave I PLB pending bus read request indicator P62 MU_10 PLB_wrPendReq Master /Slave I PLB

ページ5に含まれる内容の要旨

R ChipScope PLBv46 IBA (Bus Analyzer) (v1.00a) a user to look for multiple occurrences of the match event. enabled and defined with unique C_MU_xx_TYPE pattern This counter width is controllable through the match units. C_MU_xx_CNT_W parameter (xx is a place holder for The 6a and 6b match units are used for the slave side 1-13). When this parameter is set to 0 only 1 occurrence is interface. This match unit holds all the control and status counted, otherwise the match event count is limited

ページ6に含まれる内容の要旨

R ChipScope PLBv46 IBA (Bus Analyzer) (v1.00a) Table 2: IBA_PLBv46 Design Parameters (Continued) Default VHDL Generic Feature/Description Parameter Name Allowable Values Value Type G8 PLB Address Bus Width C_PLBV46_AWIDTH 32 32 Integer G9 PLB Data Bus Width C_PLBV46_DWIDTH 32,64,128 64 Integer IBA Storage Options and Trig Out G10 Number of data samples captured for every C_NUM_DATA_SAMPLES 512, 1024, 2048, 1024 Integer trigger match. Note that the range of 4096, 8192, 16384, acceptable value

ページ7に含まれる内容の要旨

R ChipScope PLBv46 IBA (Bus Analyzer) (v1.00a) Table 2: IBA_PLBv46 Design Parameters (Continued) Default VHDL Generic Feature/Description Parameter Name Allowable Values Value Type G30 0=basic, 1=basic w/ edges, C_MU_3_TYPE_ADDR 0,1,2,3,4,5 0 Integer 2=extended, 3= extended w/edges, 4=range, 5=range w/edges G31 Match unit counter width. 0 means do not C_MU_3_CNT_W_ADDR 0,1-32 0 Integer use G32 1=Enable storing MU 3 signals in the data C_MU_3_EN_STORE_ADDR 0,1 1 Integer sample storage buffer.

ページ8に含まれる内容の要旨

R ChipScope PLBv46 IBA (Bus Analyzer) (v1.00a) Table 2: IBA_PLBv46 Design Parameters (Continued) Default VHDL Generic Feature/Description Parameter Name Allowable Values Value Type G46 1=Enable storing MU 6 signals in the data C_MU_6_EN_STORE_SLV_ 0,1 1 Integer sample storage buffer. CTL_BUS 0=Disable C_USE_MU_6A_SLV_CTL or C_USE_MU_6B_SLV_SZ_WADDR must be 1 in order to store. Slave Busy Status G47 USE SI_MBusy signal C_USE_MU_7_SLV_BSY 1,0 0 Integer G48 0=basic, 1=basic w/ edges C_MU_7_TYP

ページ9に含まれる内容の要旨

R ChipScope PLBv46 IBA (Bus Analyzer) (v1.00a) Table 2: IBA_PLBv46 Design Parameters (Continued) Default VHDL Generic Feature/Description Parameter Name Allowable Values Value Type PLB Master Control Bus G63 Use Master Control Signals C_USE_MU_11_MSTR_CTL 1,0 0 Integer G64 Number of match units to use C_MU_11_NUM_MSTR_CTL 1,2 1 Integer G65 0=basic, 1=basic w/ edges C_MU_11_TYPE_MSTR_CTL 0,1 0 Integer G66 Match unit counter width. 0 means do not C_MU_11_CNT_W_MSTR_ 0,1-32 0 Integer use CTL G67

ページ10に含まれる内容の要旨

R ChipScope PLBv46 IBA (Bus Analyzer) (v1.00a) assigned for this match group. When multiple match units Design Implementation are available, sequences of a match unit group can be The ChipScope PLB IBA design is implemented in a Tcl detected. For example, in MU_2, a trigger sequence could script. When the EDK Platgen tool is run, this Tcl script is be created to look for PLB_PAValid=1 followed by a rising called and it internally calls the ChipScope Pro Core edge on PLB_SaddrAck. For this


類似の説明書
# 取扱説明書 カテゴリ ダウンロード
1 Xilinx Velleman 31WI470144879 取扱説明書 ネットワークカード 0
2 Xilinx Velleman 3200USBASM 取扱説明書 ネットワークカード 0
3 Xilinx Velleman 3200USBKIT 取扱説明書 ネットワークカード 0
4 Xilinx Velleman 3200DT-3 取扱説明書 ネットワークカード 0
5 Xilinx Velleman 01ADASM 取扱説明書 ネットワークカード 0
6 Xilinx PCI32 取扱説明書 ネットワークカード 2
7 Xilinx Velleman 2700MJW70 取扱説明書 ネットワークカード 0
8 Xilinx LOGICORE UG144 取扱説明書 ネットワークカード 0
9 Xilinx Velleman 32VKMV110 取扱説明書 ネットワークカード 0
10 Xilinx Velleman 32VK8055 取扱説明書 ネットワークカード 0
11 Xilinx Velleman PB-503 取扱説明書 ネットワークカード 0
12 Xilinx Velleman DT3 取扱説明書 ネットワークカード 0
13 Xilinx Velleman PB-503C 取扱説明書 ネットワークカード 0
14 Xilinx Velleman PB-505 取扱説明書 ネットワークカード 0
15 Xilinx 1000BASE-X 取扱説明書 ネットワークカード 4
16 Sony BTA-NW1A 取扱説明書 ネットワークカード 2
17 Sony BKMW-E3000 取扱説明書 ネットワークカード 2
18 Sony AC-SQ950D 取扱説明書 ネットワークカード 0
19 Sony BBV RX100 取扱説明書 ネットワークカード 3
20 Sony CLIE A-AVZ-100-11 取扱説明書 ネットワークカード 1