Instruction d'utilisation Cypress CY7C1346H

Instruction d'utilisation pour le dispositif Cypress CY7C1346H

Dispositif: Cypress CY7C1346H
Catégorie: Equipement informatique
Fabricant: Cypress
Dimension: 0.73 MB
Date d'addition: 4/30/2014
Nombre des pages: 16
Imprimez l'instruction

Téléchargez

Comment utiliser?

Notre objectif consiste à vous assurer le plus rapide accès au contenu de l'instruction d'utilisation du dispositif Cypress CY7C1346H. En utilisant l'aperçu en ligne vous pouvez parcourir le sommaire et passer à la page où vous trouverez la résolution de votre problème avec Cypress CY7C1346H.

Pour votre confort

Si regarder l'instruction Cypress CY7C1346H directement sur la page n'est pas confortable pour vous, vous pouvez profiter de deux solutions possibles:

  • Exploration au mode de plein écran - pour analyser l'instruction d'une manière commode (sans l'avoir téléchargée sur votre ordinateur) vous pouvez utiliser le mode d'exploration en plein écran. Pour démarrer l'exploration de l'instruction Cypress CY7C1346H en plein écran, utilisez le bouton Plein écran.
  • Téléchargement sur l'ordinateur - vous pouvez aussi télécharger l'instruction Cypress CY7C1346H sur votre ordinateur et la sauvegarder dans vos ressources. Si vous n'avez pas envie de gaspiller votre espace disque, vous pouvez toujours télécharger cette instruction du ManualsBase dans l'avenir.
Cypress CY7C1346H Manuel d'utilisation - Online PDF
Advertisement
« Page 1 of 16 »
Advertisement
Version imprimée

Beaucoup de gens préfèrent de lire les documents dans la version imprimée et non pas sur l'écran. L'option d'impression de l'instruction est aussi prévue et vous pouvez en profiter en cliquant le lien ci-dessus - Imprimez l'instruction. Il n'est pas nécessaire d'imprimer toute l'instruction Cypress CY7C1346H - on peut choisir des pages. Economisez le papier.

Résumés

Vous trouverez ci-dessous les annonces des contenus qui se trouvent sur les pages suivantes de l'instruction de Cypress CY7C1346H. Si vous voulez parcourir rapidement le contenu des pages suivantes de l'instruction, vous pouvez en profiter.

Résumés du contenu
Résumé du contenu de la page N° 1


CY7C1346H
2-Mbit (64K x 36) Pipelined Sync SRAM
[1]
Features Functional Description
• Registered inputs and outputs for pipelined operation The CY7C1346H SRAM integrates 64K x 36 SRAM cells with
advanced synchronous peripheral circuitry and a two-bit
• 64K × 36 common I/O architecture
counter for internal burst operation. All synchronous inputs are
• 3.3V core power supply
gated by registers controlled by a positive-edge-triggered
Clock Input (CLK). The synchronous inputs include all
• 3.3V/2

Résumé du contenu de la page N° 2

CY7C1346H Selection Guide 166 MHz Unit Maximum Access Time 3.5 ns Maximum Operating Current 240 mA Maximum CMOS Standby Current 40 mA Pin Configuration 100-pin TQFP Pinout DQP c DQP 1 80 B DQ c 2 79 DQ B DQ C 3 78 DQ B V V DDQ 4 77 DDQ V SSQ 5 76 V SSQ DQ C DQ 6 75 B BYTE C DQ BYTE B C 7 74 DQ B DQ C 8 73 DQ B DQ C DQ 9 72 B V SSQ 10 71 V SSQ V DDQ 11 70 V DDQ DQ DQ C 12 69 B DQ C 13 68 DQ B NC V 14 67 SS V DD 15 66 NC CY7C1346H NC 16 65 V DD V SS ZZ 17 64 DQ D 18 63 DQ A DQ D 19 62 DQ A V DDQ

Résumé du contenu de la page N° 3

CY7C1346H Pin Definitions Name I/O Description A , A , A Input- Address Inputs used to select one of the 64K address locations. Sampled at the rising edge 0 1 Synchronous of the CLK if ADSP or ADSC is active LOW, and CE , CE , and CE are sampled active. A , A 1 2 3 1 0 feed the 2-bit counter. BW ,BW Input- Byte Write Select Inputs, active LOW. Qualified with BWE to conduct Byte Writes to the SRAM. A B BW ,BW Synchronous Sampled on the rising edge of CLK. C D GW Input- Global Write Enable I

Résumé du contenu de la page N° 4

CY7C1346H Pin Definitions (continued) Name I/O Description V I/O Power Power supply for the I/O circuitry. DDQ Supply V I/O Ground Ground for the I/O circuitry. SSQ MODE Input- Selects Burst Order. When tied to GND selects linear burst sequence. When tied to V or left DD Static floating selects interleaved burst sequence. This is a strap pin and should remain static during device operation. Mode Pin has an internal pull-up. NC No Connects. Not internally connected to the die. 4M, 9M,18M,

Résumé du contenu de la page N° 5

CY7C1346H Burst Sequences Interleaved Burst Address Table (MODE = Floating or V ) DD The CY7C1346H provides a two-bit wraparound counter, fed by A , A , that implements either an interleaved or linear burst First Second Third Fourth 1 0 sequence. The interleaved burst sequence is designed specif- Address Address Address Address ically to support Intel Pentium applications. The linear burst A , A A , A A , A A , A 1 0 1 0 1 0 1 0 sequence is designed to support processors that follow a 00 01 1

Résumé du contenu de la page N° 6

CY7C1346H [2, 3, 4, 5, 6, 7] Truth Table Next Cycle Add. Used CE CE CE ZZ ADSP ADSC ADV WRITE OE CLK DQ 1 2 3 Deselect Cycle, None H X X L X L X X X L-H Tri-State Power-down Deselect Cycle, None L L X L L X X X X L-H Tri-State Power-down Deselect Cycle, None L X H L L X X X X L-H Tri-State Power-down Deselect Cycle, None L L X L H L X X X L-H Tri-State Power-down Deselect Cycle, None L X H L H L X X X L-H Tri-State Power-down Sleep Mode, None X X X H X X X X X X Tri-State Power-down READ Cycle

Résumé du contenu de la page N° 7

CY7C1346H [2, 3, 4, 5, 6, 7] Truth Table (continued) Next Cycle Add. Used CE CE CE ZZ ADSP ADSC ADV WRITE OE CLK DQ 1 2 3 WRITE Cycle, Current X X X L H H H L X L-H D Suspend Burst WRITE Cycle, Current H X X L X H H L X L-H D Suspend Burst [2, 3] Truth Table for Read/Write Function GW BWE BW BW BW BW D C B A Read H H XXXX Read H L HHHH Write Byte A – (DQ and DQP) H L HHH L A A Write Byte B – (DQ and DQP)H L H H L H B B Write Bytes B, A H L H H L L Write Byte C – (DQ and DQP ) HL HL H H C C Wr

Résumé du contenu de la page N° 8

CY7C1346H DC Input Voltage ................................... –0.5V to V + 0.5V Maximum Ratings DD Current into Outputs (LOW)......................................... 20 mA (Above which the useful life may be impaired. For user guide- Static Discharge Voltage........................................... >2001V lines, not tested.) (per MIL-STD-883, Method 3015) Storage Temperature .................................–65°C to +150°C Latch-up Current...................................................

Résumé du contenu de la page N° 9

CY7C1346H [10] Capacitance 100 TQFP Parameter Description Test Conditions Max. Unit C Input Capacitance T = 25°C, f = 1 MHz, 5 pF IN A V = 3.3V. DD C Clock Input Capacitance 5 pF CLK V = 2.5V DDQ C Input/Output Capacitance 5 pF I/O [10] Thermal Resistance 100 TQFP Parameter Description Test Conditions Package Unit Θ Thermal Resistance Test conditions follow standard test 30.32 °C/W JA (Junction to Ambient) methods and procedures for measuring thermal impedance, per EIA/JESD51 Θ Thermal R

Résumé du contenu de la page N° 10

CY7C1346H [11, 12] Switching Characteristics Over the Operating Range -166 Parameter Description Min. Max. Unit [13] t V (Typical) to the First Access 1 ms POWER DD Clock t Clock Cycle Time 6.0 ns CYC t Clock HIGH 2.5 ns CH t Clock LOW 2.5 ns CL Output Times t Data Output Valid after CLK Rise 3.5 ns CO t Data Output Hold after CLK Rise 1.5 ns DOH [14, 15, 16] t Clock to Low-Z 0 ns CLZ [14, 15, 16] t Clock to High-Z 3.5 ns CHZ t OE LOW to Output Valid 3.5 ns OEV [14, 15, 16] t OE LOW to Output

Résumé du contenu de la page N° 11

CY7C1346H Switching Waveforms [17] Read Cycle Timing t CYC CLK t t CL CH t t ADH ADS ADSP t t ADS ADH ADSC t t AS AH ADDRESS A1 A2 A3 Burst continued with t t WES WEH new base address GW, BWE, BW[A:D] Deselect t t CEH CES cycle CE t t ADVS ADVH ADV ADV suspends burst. OE t t OEV CO t t OEHZ t t CHZ OELZ DOH t CLZ Data Out (Q) Q(A1) Q(A2) Q(A2 + 1) Q(A2 + 2) Q(A2 + 3) Q(A2) Q(A2 + 1) High-Z t CO Burst wraps around to its initial state Single READ BURST READ DON’T CARE UNDEFINED Note: 17. On

Résumé du contenu de la page N° 12

CY7C1346H Switching Waveforms (continued) [17, 18] Write Cycle Timing t CYC CLK t t CL CH t t ADS ADH ADSP ADSC extends burst t t ADH ADS t t ADS ADH ADSC t t AS AH ADDRESS A1 A2 A3 Byte write signals are ignored for first cycle when t t ADSP initiates burst WES WEH BWE, BW[A :D] t t WES WEH GW t t CES CEH CE t t ADVS ADVH ADV ADV suspends burst OE t t DH DS Data In (D) D(A2) D(A2 + 1) D(A2 + 1) D(A2 + 2) D(A2 + 3) D(A3) D(A3 + 1) D(A3 + 2) High-Z D(A1) t OEHZ Data Out (Q) BURST READ Single

Résumé du contenu de la page N° 13

CY7C1346H Switching Waveforms (continued) [17, 19, 20] Read/Write Cycle Timing t CYC CLK t t CH CL t t ADS ADH ADSP ADSC t t AS AH ADDRESS A1 A2 A3 A4 A5 A6 t t WES WEH BWE, BW[A:D] t t CES CEH CE ADV OE t t t CO DS DH t OELZ Data In (D) High-Z D(A3) D(A5) D(A6) t t OEHZ CLZ Data Out (Q) Q(A1) Q(A2) Q(A4) Q(A4+1) Q(A4+2) Q(A4+3) High-Z Back-to-Back READs Single WRITE BURST READ Back-to-Back WRITEs DON’T CARE UNDEFINED Notes: 19. The data bus (Q) remains in High-Z following a Write cycle unl

Résumé du contenu de la page N° 14

CY7C1346H Switching Waveforms (continued) [21, 22] ZZ Mode Timing CLK t t ZZ ZZREC ZZ t ZZI I SUPPLY I DDZZ t RZZI ALL INPUTS DESELECT or READ Only (except ZZ) Outputs (Q) High-Z DON’T CARE Notes: 21. Device must be deselected when entering ZZ mode. See Cycle Descriptions table for all possible signal conditions to deselect the device. 22. DQs are in High-Z when exiting ZZ sleep mode. Document #: 38-05672 Rev. *B Page 14 of 16 [+] Feedback

Résumé du contenu de la page N° 15

CY7C1346H Ordering Information “Not all of the speed, package and temperature ranges are available. Please contact your local sales representative or visit www.cypress.com for actual products offered”. Speed Package Operating (MHz) Ordering Code Diagram Package Type Range 166 CY7C1346H-166AXC 51-85050 100-pin Thin Quad Flat Pack (14 x 20 x 1.4 mm) Lead-Free Commercial CY7C1346H-166AXI 51-85050 100-pin Thin Quad Flat Pack (14 x 20 x 1.4 mm) Lead-Free Industrial Package Diagrams 100-pin TQFP

Résumé du contenu de la page N° 16

CY7C1346H Document History Page Document Title: CY7C1346H 2-Mbit (64K x 36) Pipelined Sync SRAM Document Number: 38-05672 Orig. of REV. ECN NO. Issue Date Change Description of Change ** 347357 See ECN PCI New Data sheet *A 420879 See ECN RXU Converted from Preliminary to Final. Changed address of Cypress Semiconductor Corporation on Page# 1 from “3901 North First Street” to “198 Champion Court” Removed 133MHz Speed bin. Changed three-state to tri-state. Modified test condition from V < V t


Instructions pareilles
# Instruction d'utilisation Catégorie Téléchargez
1 Cypress CapSense CY8C20x36 Manuel d'utilisation Equipement informatique 0
2 Cypress CY14B101L Manuel d'utilisation Equipement informatique 0
3 Cypress CY14B101LA Manuel d'utilisation Equipement informatique 0
4 Cypress CY14B104N Manuel d'utilisation Equipement informatique 0
5 Cypress AutoStore STK14CA8 Manuel d'utilisation Equipement informatique 0
6 Cypress CY14B101Q2 Manuel d'utilisation Equipement informatique 0
7 Cypress CY14B104L Manuel d'utilisation Equipement informatique 0
8 Cypress CY2048WAF Manuel d'utilisation Equipement informatique 0
9 Cypress CY14B108L Manuel d'utilisation Equipement informatique 0
10 Cypress 7C185-15 Manuel d'utilisation Equipement informatique 0
11 Cypress CY14B104NA Manuel d'utilisation Equipement informatique 0
12 Cypress CY14B104M Manuel d'utilisation Equipement informatique 0
13 Cypress AutoStore STK17TA8 Manuel d'utilisation Equipement informatique 0
14 Cypress CY62158E Manuel d'utilisation Equipement informatique 0
15 Cypress CY14B256L Manuel d'utilisation Equipement informatique 0
16 Sony MSAKIT-PC4A Manuel d'utilisation Equipement informatique 2
17 Sony MRW62E-S1 2694866142 Manuel d'utilisation Equipement informatique 5
18 Philips MATCH LINE 9596 Manuel d'utilisation Equipement informatique 17
19 Sony 64GB SDHC Class 10 Memory Card Readers SF32UY Manuel d'utilisation Equipement informatique 1
20 Philips PSC702 Manuel d'utilisation Equipement informatique 1