Cypress CY7C1156V18の取扱説明書

デバイスCypress CY7C1156V18の取扱説明書

デバイス: Cypress CY7C1156V18
カテゴリ: コンピュータハードウェア
メーカー: Cypress
サイズ: 0.64 MB
追加した日付: 10/9/2014
ページ数: 28
説明書を印刷

ダウンロード

使い方は?

私たちの目的は、皆様方にデバイスCypress CY7C1156V18の取扱説明書に含まれたコンテンツを可能な限り早く提供することです。オンラインプレビューを使用すると、Cypress CY7C1156V18に関してあなたが抱えている問題に対する解決策の内容が素早く表示されます。

便宜上

説明書Cypress CY7C1156V18をこちらのサイトで閲覧するのに不都合がある場合は、2つの解決策があります:

  • フルスクリーン表示 – 説明書を(お使いのコンピュータにダウンロードすることなく)便利に表示させるには、フルスクリーン表示モードをご使用ください。説明書Cypress CY7C1156V18のフルスクリーン表示を起動するには、全画面表示ボタンを押してください。
  • コンピュータにダウンロード - Cypress CY7C1156V18の説明書をお使いのコンピュータにダウンロードし、ご自身のコレクションに加えることもできます。デバイス上のスペースを無駄にしたくない場合は、いつでもManualsBaseサイトでダウンロードすることもできます。
Cypress CY7C1156V18 取扱説明書 - Online PDF
Advertisement
« Page 1 of 28 »
Advertisement
印刷版

多くの人々は画面表示ではなく印刷された説明書を読むほうを好みます。説明書を印刷するオプションも提供されており、上記のリンクをクリックすることによりそれを利用できます - 説明書を印刷。説明書Cypress CY7C1156V18を全部印刷する必要はなく、選択したページだけを印刷できます。紙を節約しましょう。

要旨

次のページにある説明書Cypress CY7C1156V18の内容のプレビューは、以下にあります。次のページにある説明書の内容をすぐに表示したい場合は、こちらをご利用ください。

内容要旨
ページ1に含まれる内容の要旨

CY7C1141V18, CY7C1156V18
CY7C1143V18, CY7C1145V18
18-Mbit QDR™-II+ SRAM 4-Word Burst
Architecture (2.0 Cycle Read Latency)
Features Functional Description
■ Separate Independent read and write data ports The CY7C1141V18, CY7C1156V18, CY7C1143V18, and
CY7C1145V18 are 1.8V Synchronous Pipelined SRAMs,
❐ Supports concurrent transactions
equipped with QDR™-II+ architecture. QDR-II+ architecture
■ 300 MHz to 375 MHz clock for high bandwidth
consists of two separate ports to access the memory array.

ページ2に含まれる内容の要旨

512K x 8 Array 512K x 9 Array 512K x 8 Array 512K x 9 Array 512K x 8 Array 512K x 9 Array 512K x 8 Array 512K x 9 Array CY7C1141V18, CY7C1156V18 CY7C1143V18, CY7C1145V18 Logic Block Diagram (CY7C1141V18) D [7:0] 8 Write Write Write Write Address A Reg Reg Reg Reg (18:0) Address Register 19 Register A (18:0) 19 K RPS Control CLK K Logic Gen. DOFF Read Data Reg. CQ 32 CQ 16 V REF Reg. Reg. WPS Control Q [7:0] Logic 16 NWS [1:0] Reg. 8 8 QVLD Logic Block Diagram (CY7C1156V18) D [8:0] 9 Write Write

ページ3に含まれる内容の要旨

256K x 18 Array 128K x 36 Array 256K x 18 Array 128K x 36 Array 256K x 18 Array 128K x 36 Array 256K x 18 Array 128K x 36 Array CY7C1141V18, CY7C1156V18 CY7C1143V18, CY7C1145V18 Logic Block Diagram (CY7C1143V18) D [17:0] 18 Write Write Write Write Address A Reg Reg Reg (17:0) Reg Address Register 18 Register A (17:0) 18 K RPS Control CLK K Logic Gen. DOFF Read Data Reg. CQ 72 CQ 36 V REF Reg. Reg. WPS Control Q [17:0] 36 BWS Logic [1:0] Reg. 18 18 QVLD Logic Block Diagram (CY7C1145V18) D [35:0]

ページ4に含まれる内容の要旨

CY7C1141V18, CY7C1156V18 CY7C1143V18, CY7C1145V18 Pin Configurations 165-Ball FBGA (13 x 15 x 1.4 mm) Pinout CY7C1141V18 (2M x 8) 1 23 5 6 7 8 910 11 4 A CQ NC/72M A WPS NWS K NC NC/14 /144 4M M RPS A NC/36M CQ 1 B NC NC NC A NC/288M K NWS A NC NC Q3 0 C NC NC NC V ANCA V NC NC D3 SS SS D NC D4 NC V V V V V NC NC NC SS SS SS SS SS NC NC Q4 V V V V V NC D2 Q2 E DDQ SS SS SS DDQ NC NC NC V V V V V NC NC NC F DDQ DD SS DD DDQ G NC D5 Q5 V V V V V NC NC NC DDQ DD SS DD DDQ V V V V V V V V V ZQ H RE

ページ5に含まれる内容の要旨

CY7C1141V18, CY7C1156V18 CY7C1143V18, CY7C1145V18 Pin Configurations (continued) 165-Ball FBGA (13 x 15 x 1.4 mm) Pinout CY7C1143V18 (1M x 18) 1 23 4 56 7 8 910 11 A CQ NC/144M NC/36M WPS BWS K NC/288M RPS A NC/72M CQ 1 B NC Q9 D9 A NC K BWS A NC NC Q8 0 C NC NC D10 V ANCA V NC Q7 D8 SS SS NC D11 Q10 V V V V V NC NC D7 D SS SS SS SS SS NC NC V V V V D6 Q6 E Q11 V NC DDQ SS SS SS DDQ NC Q12 D12 V V V V V NC NC Q5 F DDQ SS DDQ DD DD G NC D13 Q13 V V V V V NC NC D5 DDQ DD SS DD DDQ V H DOFF V V V V

ページ6に含まれる内容の要旨

CY7C1141V18, CY7C1156V18 CY7C1143V18, CY7C1145V18 Pin Definitions Pin Name IO Pin Description D Input- Data Input Signals. Sampled on the rising edge of K and K clocks during valid write operations. [x:0] Synchronous CY7C1141V18−D [7:0] CY7C1156V18−D [8:0] CY7C1143V18−D [17:0] CY7C1145V18−D [35:0] WPS Input- Write Port Select − Active LOW. Sampled on the rising edge of the K clock. When asserted active, Synchronous a write operation is initiated. Deasserting deselects the write port. Deselect

ページ7に含まれる内容の要旨

CY7C1141V18, CY7C1156V18 CY7C1143V18, CY7C1145V18 Pin Definitions (continued) Pin Name IO Pin Description CQ Echo Clock Synchronous Echo Clock Outputs. This is a free running clock and is synchronized to the input clock (K) of the QDR-II+. The timings for the echo clocks are shown in the “Switching Characteristics” on page 23. ZQ Input Output Impedance Matching Input. This input is used to tune the device outputs to the system data bus impedance. CQ, CQ and Q output impedance are set to 0.2

ページ8に含まれる内容の要旨

CY7C1141V18, CY7C1156V18 CY7C1143V18, CY7C1145V18 Write Operations Functional Overview Write operations are initiated by asserting WPS active at the The CY7C1141V18, CY7C1156V18, CY7C1143V18, and rising edge of the Positive Input Clock (K). On the following K CY7C1145V18 are synchronous pipelined Burst SRAMs clock rise the data presented to D is latched and stored into [17:0] equipped with both a read port and a write port. The read port is the lower 18-bit Write Data register, provided BWS are

ページ9に含まれる内容の要旨

CY7C1141V18, CY7C1156V18 CY7C1143V18, CY7C1145V18 synchronized to the input clock of the QDR-II+. The timings for Depth Expansion the echo clocks are shown in the AC timing table. The CY7C1143V18 has a Port Select input for each port. This enables easy depth expansion. Both Port Selects are sampled Valid Data Indicator (QVLD) on the rising edge of the Positive Input Clock only (K). Each port QVLD is provided on the QDR-II+ to simplify data capture on high select input can deselect the specified

ページ10に含まれる内容の要旨

CY7C1141V18, CY7C1156V18 CY7C1143V18, CY7C1145V18 Application Example Figure 1 shows the four QDR-II+ used in an application. Figure 1. Appliation Example RQ = 250ohms RQ = 250ohms ZQ ZQ Vt SRAM #1 CQ/CQ SRAM #4 CQ/CQ Q D D Q R A RPS WPS BWS K K A K K RPS WPS BWS DATA IN R DATA OUT Vt Address Vt R RPS BUS MASTER WPS (CPU or ASIC) BWS CLKIN/CLKIN Source K Source K R = 50ohms, Vt = V /2 DDQ Truth Table [2, 3, 4, 5, 6, 7] The truth table for the CY7C1141V18, CY7C1156V18, CY7C1143V18, and CY

ページ11に含まれる内容の要旨

CY7C1141V18, CY7C1156V18 CY7C1143V18, CY7C1145V18 Write Cycle Descriptions [2, 10] The write cycle descriptions of CY7C1141V18 and CY7C1143V18 follows. BWS / BWS / 0 1 K Comments K NWS NWS 0 1 L L L–H – During the data portion of a write sequence: CY7C1141V18 − both nibbles (D ) are written into the device. [7:0] CY7C1143V18 − both bytes (D ) are written into the device. [17:0] L L – L-H During the data portion of a write sequence: CY7C1141V18 − both nibbles (D ) are written into the device.

ページ12に含まれる内容の要旨

CY7C1141V18, CY7C1156V18 CY7C1143V18, CY7C1145V18 [2, 10] The write cycle descriptions of CY7C1145V18 follows. BWS BWS BWS BWS K K Comments 0 1 2 3 LLLL L–H – During the data portion of a write sequence, all four bytes (D ) are written into [35:0] the device. LLLL – L–H During the data portion of a write sequence, all four bytes (D ) are written into [35:0] the device. L H H H L–H – During the data portion of a write sequence, only the lower byte (D ) is written [8:0] into the device. D rem

ページ13に含まれる内容の要旨

CY7C1141V18, CY7C1156V18 CY7C1143V18, CY7C1145V18 Instruction Register IEEE 1149.1 Serial Boundary Scan (JTAG) Serially load three-bit instructions into the instruction register. These SRAMs incorporate a serial boundary scan test access This register is loaded when it is placed between the TDI and port (TAP) in the FBGA package. This part is fully compliant with TDO pins as shown in “TAP Controller Block Diagram” on IEEE Standard #1149.1-2001. The TAP operates using JEDEC page 16. Upon power up

ページ14に含まれる内容の要旨

CY7C1141V18, CY7C1156V18 CY7C1143V18, CY7C1145V18 IDCODE PRELOAD enables an initial data pattern to be placed at the latched parallel outputs of the boundary scan register cells The IDCODE instruction causes a vendor-specific 32-bit code to before the selection of another boundary scan test operation. be loaded into the instruction register. It also places the instruction register between the TDI and TDO pins and enables The shifting of data for the SAMPLE and PRELOAD phases can the IDCODE to be

ページ15に含まれる内容の要旨

CY7C1141V18, CY7C1156V18 CY7C1143V18, CY7C1145V18 TAP Controller State Diagram [11] Figure 2. Tap Controller State Diagram TEST-LOGIC 1 RESET 0 1 1 1 TEST-LOGIC/ SELECT SELECT 0 IDLE DR-SCAN IR-SCAN 0 0 1 1 CAPTURE-DR CAPTURE-IR 0 0 SHIFT-DR 0 SHIFT-IR 0 1 1 1 1 EXIT1-DR EXIT1-IR 0 0 0 0 PAUSE-DR PAUSE-IR 1 1 0 0 EXIT2-DR EXIT2-IR 1 1 UPDATE-DR UPDATE-IR 1 1 0 0 Note 11. The 0/1 next to each state represents the value at TMS at the rising edge of TCK. Document Number: 001-06583 Rev. *D Page 15

ページ16に含まれる内容の要旨

CY7C1141V18, CY7C1156V18 CY7C1143V18, CY7C1145V18 TAP Controller Block Diagram Figure 3. Tap Controller Block Diagram 0 Bypass Register Selection Selection TDI 2 1 0 TDO Circuitry Circuitry Instruction Register 31 30 29 . . 2 1 0 Identification Register . 106 . . . 2 1 0 Boundary Scan Register TCK TAP Controller TMS TAP Electrical Characteristics [12, 13, 14] The Tap Electrical Characteristics table over the operating range follows. Parameter Description Test Conditions Min Max Unit V Output HIG

ページ17に含まれる内容の要旨

CY7C1141V18, CY7C1156V18 CY7C1143V18, CY7C1145V18 TAP AC Switching Characteristics [15, 16] The Tap AC Switching Characteristics over the operating range follows. Parameter Description Min Max Unit t TCK Clock Cycle Time 50 ns TCYC t TCK Clock Frequency 20 MHz TF t TCK Clock HIGH 20 ns TH t TCK Clock LOW 20 ns TL Setup Times t TMS Setup to TCK Clock Rise 5 ns TMSS t TDI Setup to TCK Clock Rise 5 ns TDIS t Capture Setup to TCK Rise 5 ns CS Hold Times t TMS Hold after TCK Clock Rise 5 ns TMSH t T

ページ18に含まれる内容の要旨

CY7C1141V18, CY7C1156V18 CY7C1143V18, CY7C1145V18 Identification Register Definitions Value Instruction Field Description CY7C1141V18 CY7C1156V18 CY7C1143V18 CY7C1145V18 Revision Number 000 000 000 000 Version number. (31:29) Cypress Device ID 11010010101000101 11010010101001101 11010010101010101 11010010101100101 Defines the type of (28:12) SRAM. Cypress JEDEC ID 00000110100 00000110100 00000110100 00000110100 Enables unique (11:1) identification of SRAM vendor. ID Register 1111 Indicates t

ページ19に含まれる内容の要旨

CY7C1141V18, CY7C1156V18 CY7C1143V18, CY7C1145V18 Boundary Scan Order Bit # Bump ID Bit # Bump ID Bit # Bump ID Bit # Bump ID 0 6R 27 11H 54 7B 81 3G 1 6P 28 10G 55 6B 82 2G 26N 29 9G 56 6A 83 1J 3 7P 30 11F 57 5B 84 2J 4 7N 31 11G 58 5A 85 3K 57R 32 9F 59 4A 86 3J 6 8R 33 10F 60 5C 87 2K 7 8P 34 11E 61 4B 88 1K 8 9R 35 10E 62 3A 89 2L 9 11P 36 10D 63 1H 90 3L 10 10P 37 9E 64 1A 91 1M 11 10N 38 10C 65 2B 92 1L 12 9P 39 11D 66 3B 93 3N 13 10M 40 9C 67 1C 94 3M 14 11N 419D 68 1B 951N 15 9M 42 11B

ページ20に含まれる内容の要旨

CY7C1141V18, CY7C1156V18 CY7C1143V18, CY7C1145V18 Power Up Sequence in QDR-II+ SRAM DLL Constraints During Power Up, when the DOFF is tied HIGH, the DLL gets ■ DLL uses K clock as its synchronizing input. The input must locked after 2048 cycles of stable clock. QDR-II+ SRAMs must have low phase jitter, which is specified as t . KC Var be powered up and initialized in a predefined manner to prevent undefined operations. ■ The DLL functions at frequencies down to 120 MHz. ■ If the input clock is


類似の説明書
# 取扱説明書 カテゴリ ダウンロード
1 Cypress CapSense CY8C20x36 取扱説明書 コンピュータハードウェア 0
2 Cypress CY14B101L 取扱説明書 コンピュータハードウェア 0
3 Cypress CY14B101LA 取扱説明書 コンピュータハードウェア 0
4 Cypress CY14B104N 取扱説明書 コンピュータハードウェア 0
5 Cypress AutoStore STK14CA8 取扱説明書 コンピュータハードウェア 0
6 Cypress CY14B101Q2 取扱説明書 コンピュータハードウェア 0
7 Cypress CY14B104L 取扱説明書 コンピュータハードウェア 0
8 Cypress CY2048WAF 取扱説明書 コンピュータハードウェア 0
9 Cypress CY14B108L 取扱説明書 コンピュータハードウェア 0
10 Cypress 7C185-15 取扱説明書 コンピュータハードウェア 0
11 Cypress CY14B104NA 取扱説明書 コンピュータハードウェア 0
12 Cypress CY14B104M 取扱説明書 コンピュータハードウェア 0
13 Cypress AutoStore STK17TA8 取扱説明書 コンピュータハードウェア 0
14 Cypress CY62158E 取扱説明書 コンピュータハードウェア 0
15 Cypress CY14B256L 取扱説明書 コンピュータハードウェア 0
16 Sony MSAKIT-PC4A 取扱説明書 コンピュータハードウェア 2
17 Sony MRW62E-S1 2694866142 取扱説明書 コンピュータハードウェア 5
18 Philips MATCH LINE 9596 取扱説明書 コンピュータハードウェア 17
19 Sony 64GB SDHC Class 10 Memory Card Readers SF32UY 取扱説明書 コンピュータハードウェア 1
20 Philips PSC702 取扱説明書 コンピュータハードウェア 1