Manual do usuário Cypress NoBL CY7C1471V25

Manual para o dispositivo Cypress NoBL CY7C1471V25

Dispositivo: Cypress NoBL CY7C1471V25
Categoria: Hardware
Fabricante: Cypress
Tamanho: 1.21 MB
Data de adição: 10/17/2014
Número de páginas: 32
Imprimir o manual

Baixar

Como usar?

Nosso objetivo é fornecer-lhe o mais rapidamente possível o acesso ao conteúdo contido no manual de instruções para Cypress NoBL CY7C1471V25. Usando a pré-visualização online, você pode visualizar rapidamente o índice e ir para a página onde você vai encontrar a solução para seu problema com Cypress NoBL CY7C1471V25.

Para sua conveniência

Se a consulta dos manuais Cypress NoBL CY7C1471V25 diretamente no site não for conveniente para você, você tem duas soluções possíveis:

  • Visualização em tela cheia - Para visualizar facilmente o manual do usuário (sem baixá-lo para seu computador), você pode usar o modo de tela cheia. Para começar a visualização do manual Cypress NoBL CY7C1471V25 no modo de tela cheia, use o botão Tela cheia.
  • Download para seu computador - você também pode baixar o manual Cypress NoBL CY7C1471V25 em seu computador e mantê-lo em suas coleções. No entanto, se você não quer perder espaço no seu dispositivo, você sempre pode baixá-lo no futuro a partir de ManualsBase.
Cypress NoBL CY7C1471V25 Manual de instruções - Online PDF
Advertisement
« Page 1 of 32 »
Advertisement
Versão para impressão

Muitas pessoas preferem ler os documentos não na tela, mas na versão impressa. A opção de imprimir o manual também foi fornecida, você pode usá-la clicando na hiperligação acima - Imprimir o manual. Você não precisa imprimir o manual inteiro Cypress NoBL CY7C1471V25, apenas as páginas selecionadas. Respeite o papel.

Resumos

Abaixo você encontrará previews do conteúdo contido nas páginas subseqüentes do manual para Cypress NoBL CY7C1471V25. Se você deseja visualizar rapidamente o conteúdo das páginas subseqüentes, você pode usá-los.

Resumos do conteúdo
Resumo do conteúdo contido na página número 1

CY7C1471V25
CY7C1473V25
CY7C1475V25
72-Mbit (2M x 36/4M x 18/1M x 72)
Flow-Through SRAM with NoBL™ Architecture
[1]
Features Functional Description
• No Bus Latency™ (NoBL™) architecture eliminates dead The CY7C1471V25, CY7C1473V25, and CY7C1475V25 are
cycles between write and read cycles 2.5V, 2M x 36/4M x 18/1M x 72 synchronous flow through burst
SRAMs designed specifically to support unlimited true
• Supports up to 133 MHz bus operations with zero wait states
back-to-back read or write operat

Resumo do conteúdo contido na página número 2

CY7C1471V25 CY7C1473V25 CY7C1475V25 Logic Block Diagram – CY7C1471V25 (2M x 36) ADDRESS A0, A1, A A1 REGISTER A1' D1 Q1 A0 A0' D0 Q0 MODE BURST CE ADV/LD LOGIC CLK C C CEN WRITE ADDRESS REGISTER O U T P D S A U E T T ADV/LD N A S B MEMORY BW A WRITE E U WRITE REGISTRY S ARRAY DQs DRIVERS F BW B AND DATA COHERENCY T DQP A A F E CONTROL LOGIC DQP B BW C M E E DQP C P R R BW D DQP D S S I WE E N G INPUT E REGISTER OE READ LOGIC CE1 CE2 CE3 SLEEP ZZ CONTROL Logic Block Diagram – CY7C1473V25 (4M x 18

Resumo do conteúdo contido na página número 3

CY7C1471V25 CY7C1473V25 CY7C1475V25 Logic Block Diagram – CY7C1475V25 (1M x 72) ADDRESS A0, A1, A REGISTER 0 A1 A1' D1 Q1 A0 A0' BURST D0 Q0 MODE LOGIC ADV/LD CLK C C CEN WRITE ADDRESS WRITE ADDRESS REGISTER 1 REGISTER 2 O O U U T T P S P D U E U A ADV/LD T N T T S BW a A R MEMORY E B WRITE E DQ s BW b ARRAY S U G DRIVERS BW c A T F DQ Pa WRITE REGISTRY I M F E AND DATA COHERENCY BW d S DQ Pb P E E CONTROL LOGIC T S R R BW e DQ Pc E S I R DQ Pd BW f N S G BW g DQ Pe E E BW h DQ Pf DQ Pg DQ Ph WE

Resumo do conteúdo contido na página número 4

CY7C1471V25 CY7C1473V25 CY7C1475V25 Pin Configurations 100-Pin TQFP Pinout DQP 80 C 1 DQP B DQ 79 2 C DQ B DQ 78 C 3 DQ B V 77 4 DDQ V DDQ V 76 SS 5 V SS DQ 75 6 DQ C B BYTE C BYTE B DQ 74 C 7 DQ B DQ 73 8 C DQ B DQ 72 C 9 DQ B V 71 10 SS V SS V 70 DDQ 11 V DDQ DQ 69 12 DQ C B DQ 68 C 13 DQ B CY7C1471V25 NC 67 14 V SS V 66 DD 15 NC NC 65 16 V DD V 64 17 ZZ SS DQ 63 18 DQ D A DQ 62 19 D DQ A V 61 20 V DDQ DDQ V 60 21 SS V SS DQ 59 22 DQ D A DQ 58 23 D DQ BYTE D A BYTE A DQ 57 24 DQ D A DQ 56 2

Resumo do conteúdo contido na página número 5

CY7C1471V25 CY7C1473V25 CY7C1475V25 Pin Configurations (continued) 100-Pin TQFP Pinout NC 80 1 A NC 79 2 NC NC 78 3 NC V 77 4 DDQ V DDQ V 76 SS 5 V SS NC 75 6 NC NC 74 7 DQP A DQ 73 8 DQ B A DQ 72 B 9 DQ A V 71 10 V SS SS V 70 11 DDQ V DDQ DQ 69 12 DQ B A DQ 68 13 B DQ A NC 67 14 V SS BYTE A V 66 15 DD NC NC CY7C1473V25 65 BYTE B 16 V DD V 64 ZZ 17 SS DQ 63 18 DQ B A DQ 62 19 B DQ A V 61 20 V DDQ DDQ V 60 21 SS V SS DQ 59 B 22 DQ A DQ 58 23 B DQ A DQP 57 B 24 NC NC 56 25 NC V 55 SS 26 V SS V 5

Resumo do conteúdo contido na página número 6

CY7C1471V25 CY7C1473V25 CY7C1475V25 Pin Configurations (continued) 165-Ball FBGA (15 x 17 x 1.4 mm) Pinout CY7C1471V25 (2M x 36) 1 23 4 5 6 7 89 10 11 NC/576M CE BW BW CE CEN ADV/LD A A NC A A 1 C B 3 NC/1G A CE2 CLK A A NC B BW BW WE OE D A C DQP NC V V V V V V V NC DQP C DDQ SS SS SS SS SS DDQ B DQ DQ V V V V DQ DQ D V V V C C DDQ DD SS SS SS DD DDQ B B DQ V V V V DQ DQ E DQ V V V C C DDQ DD SS SS SS DD DDQ B B F DQ DQ V V V V V V V DQ DQ C C DDQ DD SS SS SS DD DDQ B B G DQ DQ V V V V V V V

Resumo do conteúdo contido na página número 7

CY7C1471V25 CY7C1473V25 CY7C1475V25 Pin Configurations (continued) 209-Ball FBGA (14 x 22 x 1.76 mm) Pinout CY7C1475V25 (1M × 72) 1 2 34 5 6 78 9 10 11 DQg DQgAA CE ADV/LDA CEA DQb DQb A 2 3 DQg DQg BWS BWS NC WE A BWS BWS DQb DQb B c g b f C DQg DQg BWS BWS NC/576M CE NC BWS BWS DQb DQb h d 1 e a DQg DQg V NC NC/1G OE NC NC V DQb DQb D SS SS E DQPg DQPc V V V V V V V DDQ DDQ DD DD DD DDQ DDQ DQPf DQPb F DQc DQc V V V NC V V DQf V SS SS SS SS SS DQf SS G DQc V DQc V V V NC DD V V DDQ DDQ DQf D

Resumo do conteúdo contido na página número 8

CY7C1471V25 CY7C1473V25 CY7C1475V25 Pin Definitions Name IO Description A , A , A Input- Address Inputs used to select one of the address locations. Sampled at the rising edge 0 1 Synchronous of the CLK. A are fed to the two-bit burst counter. [1:0] BW , BW , Input- Byte Write Inputs, Active LOW. Qualified with WE to conduct writes to the SRAM. A B BW , BW , Synchronous Sampled on the rising edge of CLK. C D BW , BW , E F BW , BW G H WE Input- Write Enable Input, Active LOW. Sampled on the

Resumo do conteúdo contido na página número 9

CY7C1471V25 CY7C1473V25 CY7C1475V25 Pin Definitions (continued) Name IO Description TDI JTAG serial input Serial data-In to the JTAG circuit. Sampled on the rising edge of TCK. If the JTAG feature Synchronous is not used, this pin can be left floating or connected to V through a pull up resistor. This DD pin is not available on TQFP packages. TMS JTAG serial input Serial data-In to the JTAG circuit. Sampled on the rising edge of TCK. If the JTAG feature Synchronous is not used, this pin can

Resumo do conteúdo contido na página número 10

CY7C1471V25 CY7C1473V25 CY7C1475V25 Because the CY7C1471V25, CY7C1473V25, and Interleaved Burst Address Table CY7C1475V25 are common IO devices, data must not be (MODE = Floating or V ) DD driven into the device while the outputs are active. The OE can be deasserted HIGH before presenting data to the DQs and First Second Third Fourth Address Address Address Address DQP inputs. This tri-states the output drivers. As a safety X A1: A0 A1: A0 A1: A0 A1: A0 precaution, DQs and DQP are automatically

Resumo do conteúdo contido na página número 11

CY7C1471V25 CY7C1473V25 CY7C1475V25 Truth Table [2, 3, 4, 5, 6, 7, 8] The truth table for CY7C1471V25, CY7C1473V25, and CY7C1475V25 follows. Address Operation CE CE ZZ ADV/LD WE BW OE CEN CLK DQ CE 1 2 X 3 Used Deselect Cycle None H X X L L X X X L L->H Tri-State Deselect Cycle None X X H L L X X X L L->H Tri-State Deselect Cycle None X L X L L X X X L L->H Tri-State Continue Deselect Cycle None X X X L H X X X L L->H Tri-State Read Cycle External L H L L L H X L L L->H Data Out (Q) (Begin Bur

Resumo do conteúdo contido na página número 12

CY7C1471V25 CY7C1473V25 CY7C1475V25 Truth Table for Read/Write [2, 3, 9] The read-write truth table for CY7C1471V25 follows. Function WE BW BW BW BW A B C D Read H X X X X Write No bytes written L HHHH Write Byte A – (DQ and DQP) L L HHH A A Write Byte B – (DQ and DQP)LHLHH B B Write Byte C – (DQ and DQP)LHHLH C C Write Byte D – (DQ and DQP) L HHH L D D Write All Bytes L L L L L Truth Table for Read/Write [2, 3, 9] The read-write truth table for CY7C1473V25 follows. Function WE BW BW b a Read H

Resumo do conteúdo contido na página número 13

CY7C1471V25 CY7C1473V25 CY7C1475V25 Test Access Port (TAP) IEEE 1149.1 Serial Boundary Scan (JTAG) Test Clock (TCK) The CY7C1471V25, CY7C1473V25, and CY7C1475V25 and incorporate a serial boundary scan test access port (TAP). The test clock is used only with the TAP controller. All inputs This port operates in accordance with IEEE Standard are captured on the rising edge of TCK. All outputs are driven 1149.1-1990 but does not have the set of functions required from the falling edge of TCK. for fu

Resumo do conteúdo contido na página número 14

CY7C1471V25 CY7C1473V25 CY7C1475V25 TAP Registers The TAP controller used in this SRAM is not fully compliant to the 1149.1 convention because some of the mandatory 1149.1 Registers are connected between the TDI and TDO balls and instructions are not fully implemented. enable data to be scanned into and out of the SRAM test circuitry. Only one register can be selected at a time through The TAP controller cannot be used to load address data or the instruction register. Data is serially loaded int

Resumo do conteúdo contido na página número 15

CY7C1471V25 CY7C1473V25 CY7C1475V25 signal while in transition (metastable state). This does not Note that since the PRELOAD part of the command is not harm the device, but there is no guarantee as to the value that implemented, putting the TAP to the Update-DR state while is captured. Repeatable results may not be possible. performing a SAMPLE/PRELOAD instruction has the same effect as the Pause-DR command. To guarantee that the boundary scan register captures the correct value of a signal, the

Resumo do conteúdo contido na página número 16

CY7C1471V25 CY7C1473V25 CY7C1475V25 TAP AC Switching Characteristics [10, 11] Over the Operating Range Parameter Description Min Max Unit Clock t TCK Clock Cycle Time 50 ns TCYC t TCK Clock Frequency 20 MHz TF t TCK Clock HIGH Time 20 ns TH t TCK Clock LOW Time 20 ns TL Output Times t TCK Clock LOW to TDO Valid 10 ns TDOV t TCK Clock LOW to TDO Invalid 0 ns TDOX Setup Times t TMS Setup to TCK Clock Rise 5 ns TMSS t TDI Setup to TCK Clock Rise 5 ns TDIS t Capture Setup to TCK Rise 5 ns CS Hold T

Resumo do conteúdo contido na página número 17

CY7C1471V25 CY7C1473V25 CY7C1475V25 1.8V TAP AC Test Conditions 2.5V TAP AC Test Conditions Input pulse levels .....................................0.2V to V – 0.2 Input pulse levels.................................................V to 2.5V DDQ SS Input rise and fall time..................................................... 1 ns Input rise and fall time .....................................................1 ns Input timing reference levels...........................................0.9V Input ti

Resumo do conteúdo contido na página número 18

CY7C1471V25 CY7C1473V25 CY7C1475V25 Scan Register Sizes Register Name Bit Size (x36) Bit Size (x18) Bit Size (x72) Instruction 3 3 3 Bypass 1 1 1 ID 32 32 32 Boundary Scan Order – 165FBGA 71 52 - Boundary Scan Order – 209BGA - - 110 Identification Codes Instruction Code Description EXTEST 000 Captures IO ring contents. Places the boundary scan register between TDI and TDO. Forces all SRAM outputs to High-Z state. This instruction is not 1149.1 compliant. IDCODE 001 Loads the ID register with t

Resumo do conteúdo contido na página número 19

CY7C1471V25 CY7C1473V25 CY7C1475V25 Boundary Scan Exit Order (2M x 36) Bit # 165-Ball ID Bit # 165-Ball ID Bit # 165-Ball ID Bit # 165-Ball ID 1C1 21 R3 41 J11 61 B7 2 D1 22 P2 42 K10 62 B6 3 E1 23 R4 43 J10 63 A6 4D2 24 P6 44 H11 64 B5 5E2 25 R6 45 G11 65 A5 6F1 26 R8 46 F11 66 A4 7G1 27 P3 47 E11 67 B4 8 F2 28 P4 48 D10 68 B3 9G2 29 P8 49 D11 69 A3 10 J1 30 P9 50 C11 70 A2 11 K1 31 P10 51 G10 71 B2 12 L1 32 R9 52 F10 13 J2 33 R10 53 E10 14 M1 34 R11 54 A9 15 N1 35 N11 55 B9 16 K2 36 M11 56 A10

Resumo do conteúdo contido na página número 20

CY7C1471V25 CY7C1473V25 CY7C1475V25 Boundary Scan Exit Order (1M x 72) Bit # 209-Ball ID Bit # 209-Ball ID Bit # 209-Ball ID Bit # 209-Ball ID 1 A1 29 T1 57 U10 85 B11 2A2 30 T2 58 T11 86 B10 3B1 31 U1 59 T10 87 A11 4B2 32 U2 60 R11 88 A10 5 C1 33 V1 61 R10 89 A7 6C2 34 V2 62 P11 90 A5 7 D1 35 W1 63 P10 91 A9 8D2 36 W2 64 N11 92 U8 9 E1 37 T6 65 N10 93 A6 10 E2 38 V3 66 M11 94 D6 11 F1 39 V4 67 M10 95 K6 12 F2 40 U4 68 L11 96 B6 13 G1 41 W5 69 L10 97 K3 14 G2 42 V6 70 P6 98 A8 15 H1 43 W6 71 J1


Manuais similares
# Manual do usuário Categoria Baixar
1 Cypress CapSense CY8C20x36 Manual de instruções Hardware 0
2 Cypress CY14B101L Manual de instruções Hardware 0
3 Cypress CY14B101LA Manual de instruções Hardware 0
4 Cypress CY14B104N Manual de instruções Hardware 0
5 Cypress AutoStore STK14CA8 Manual de instruções Hardware 0
6 Cypress CY14B101Q2 Manual de instruções Hardware 0
7 Cypress CY14B104L Manual de instruções Hardware 0
8 Cypress CY2048WAF Manual de instruções Hardware 0
9 Cypress CY14B108L Manual de instruções Hardware 0
10 Cypress 7C185-15 Manual de instruções Hardware 0
11 Cypress CY14B104NA Manual de instruções Hardware 0
12 Cypress CY14B104M Manual de instruções Hardware 0
13 Cypress AutoStore STK17TA8 Manual de instruções Hardware 0
14 Cypress CY62158E Manual de instruções Hardware 0
15 Cypress CY14B256L Manual de instruções Hardware 0
16 Sony MSAKIT-PC4A Manual de instruções Hardware 2
17 Sony MRW62E-S1 2694866142 Manual de instruções Hardware 5
18 Philips MATCH LINE 9596 Manual de instruções Hardware 17
19 Sony 64GB SDHC Class 10 Memory Card Readers SF32UY Manual de instruções Hardware 1
20 Philips PSC702 Manual de instruções Hardware 1