Epson S1D13705の取扱説明書

デバイスEpson S1D13705の取扱説明書

デバイス: Epson S1D13705
カテゴリ: モニター
メーカー: Epson
サイズ: 4.64 MB
追加した日付: 6/19/2014
ページ数: 562
説明書を印刷

ダウンロード

使い方は?

私たちの目的は、皆様方にデバイスEpson S1D13705の取扱説明書に含まれたコンテンツを可能な限り早く提供することです。オンラインプレビューを使用すると、Epson S1D13705に関してあなたが抱えている問題に対する解決策の内容が素早く表示されます。

便宜上

説明書Epson S1D13705をこちらのサイトで閲覧するのに不都合がある場合は、2つの解決策があります:

  • フルスクリーン表示 – 説明書を(お使いのコンピュータにダウンロードすることなく)便利に表示させるには、フルスクリーン表示モードをご使用ください。説明書Epson S1D13705のフルスクリーン表示を起動するには、全画面表示ボタンを押してください。
  • コンピュータにダウンロード - Epson S1D13705の説明書をお使いのコンピュータにダウンロードし、ご自身のコレクションに加えることもできます。デバイス上のスペースを無駄にしたくない場合は、いつでもManualsBaseサイトでダウンロードすることもできます。
Epson S1D13705 取扱説明書 - Online PDF
Advertisement
« Page 1 of 562 »
Advertisement
印刷版

多くの人々は画面表示ではなく印刷された説明書を読むほうを好みます。説明書を印刷するオプションも提供されており、上記のリンクをクリックすることによりそれを利用できます - 説明書を印刷。説明書Epson S1D13705を全部印刷する必要はなく、選択したページだけを印刷できます。紙を節約しましょう。

要旨

次のページにある説明書Epson S1D13705の内容のプレビューは、以下にあります。次のページにある説明書の内容をすぐに表示したい場合は、こちらをご利用ください。

内容要旨
ページ1に含まれる内容の要旨

S1D13705 Embedded Memory LCD Controller
S1D13705
TECHNICAL MANUAL
Document No. X27A-Q-001-04
Copyright © 2001 Epson Research and Development, Inc. All Rights Reserved.
Information in this document is subject to change without notice. You may download and use this document, but only for your own use in
evaluating Seiko Epson/EPSON products. You may not modify the document. Epson Research and Development, Inc. disclaims any
representation that the contents of this document are accurate or current.

ページ2に含まれる内容の要旨

Page 2 Epson Research and Development Vancouver Design Center THIS PAGE LEFT BLANK S1D13705 TECHNICAL MANUAL X27A-Q-001-04 Issue Date: 01/04/18

ページ3に含まれる内容の要旨

Epson Research and Development Page 3 Vancouver Design Center Customer Support Information Comprehensive Support Tools Seiko Epson Corp. provides to the system designer and computer OEM manufacturer a complete set of resources and tools for the development of graphics systems. Evaluation / Demonstration Board • Assembled and fully tested graphics evaluation board with installation guide and sche- matics.  To borrow an evaluation board, please contact your local Seiko Epson Corp. sales repre- s

ページ4に含まれる内容の要旨

Page 4 Epson Research and Development Vancouver Design Center THIS PAGE LEFT BLANK S1D13705 TECHNICAL MANUAL X27A-Q-001-04 Issue Date: 01/04/18

ページ5に含まれる内容の要旨

ENERGY SAVING EPSON GRAPHICS S1D13705 February 2001 S1D13705 Embedded Memory LCD Controller The S1D13705 is a color/monochrome LCD graphics controller with an embedded 80K Byte SRAM display buffer. The high integration of the S1D13705 provides a low cost, low power, single chip solution to meet the requirements of embedded markets such as Office Automation equipment, Mobile Commu- nications devices, and Palm-size PCs where board size and battery life are major concerns. Products requiring a “P

ページ6に含まれる内容の要旨

GRAPHICS S1D13705 ■ DESCRIPTION Memory Interface Display Modes  Embedded 80K byte SRAM display buffer.  1/2/4/8 bit-per-pixel (bpp) support on LCD.  Up to 16 shades of gray using FRM on CPU Interface monochrome passive LCD panels.  Direct support for:  Up to 256 simultaneous colors from a possible 4096 Hitachi SH-3. colors on passive STN and active matrix TFT/D-TFD Hitachi SH-4. LCD panels. Motorola M68xxx. MPU bus interface with programmable READY.  Split Screen Display: allows two d

ページ7に含まれる内容の要旨

S1D13705 Embedded Memory LCD Controller Hardware Functional Specification Document Number: X27A-A-001-10 Copyright © 1999, 2002 Epson Research and Development, Inc. All Rights Reserved. Information in this document is subject to change without notice. You may download and use this document, but only for your own use in evaluating Seiko Epson/EPSON products. You may not modify the document. Epson Research and Development, Inc. disclaims any representation that the contents of this document are ac

ページ8に含まれる内容の要旨

Page 2 Epson Research and Development Vancouver Design Center THIS PAGE LEFT BLANK S1D13705 Hardware Functional Specification X27A-A-001-10 Issue Date: 02/02/01

ページ9に含まれる内容の要旨

Epson Research and Development Page 3 Vancouver Design Center Table of Contents 1 Introduction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9 1.1 Scope . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 9 1.2 Overview Description . . . . . . . . . . . . . . . . . . . . . . . . . . .

ページ10に含まれる内容の要旨

Page 4 Epson Research and Development Vancouver Design Center 7.1.5 Generic #1 Interface Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32 7.1.6 Generic #2 Interface Timing . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33 7.2 Clock Input Requirements . . . . . . . . . . . . . . . . . . . . . . . . . .34 7.3 Display Interface . . . . . . .

ページ11に含まれる内容の要旨

Epson Research and Development Page 5 Vancouver Design Center List of Tables Table 5-1: Summary of Power On/Reset Options . . . . . . . . . . . . . . . . . . . . . . . . . . . 22 Table 5-2: Host Bus Interface Pin Mapping . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 22 Table 5-3: LCD Interface Pin Mapping . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23 Table 6-1: Absolute Max

ページ12に含まれる内容の要旨

Page 6 Epson Research and Development Vancouver Design Center THIS PAGE LEFT BLANK S1D13705 Hardware Functional Specification X27A-A-001-10 Issue Date: 02/02/01

ページ13に含まれる内容の要旨

Epson Research and Development Page 7 Vancouver Design Center List of Figures Figure 3-1: Typical System Diagram (SH-4 Bus). . . . . . . . . . . . . . . . . . . . . . . . . . . .12 Figure 3-2: Typical System Diagram (SH-3 Bus). . . . . . . . . . . . . . . . . . . . . . . . . . . .12 Figure 3-3: Typical System Diagram (M68K #1 Bus) . . . . . . . . . . . . . . . . . . . . . . . . .13 Figure 3-4: Typical System Diagram (

ページ14に含まれる内容の要旨

Page 8 Epson Research and Development Vancouver Design Center Figure 11-2: 2 Bit-per-pixel Monochrome Mode Data Output Path . . . . . . . . . . . . . . . . . . .71 Figure 11-3: 4 Bit-per-pixel Monochrome Mode Data Output Path . . . . . . . . . . . . . . . . . . .72 Figure 11-4: 1 Bit-per-pixel Color Mode Data Output Path . . . . . . . . . . . . . . . . . . . . . . .73 Figure 11-5: 2 Bit-per-pixel Color Mode Data Output Path . . . . .

ページ15に含まれる内容の要旨

Epson Research and Development Page 9 Vancouver Design Center 1 Introduction 1.1 Scope This is the Hardware Functional Specification for the S1D13705 Embedded Memory LCD Controller Chip. Included in this document are timing diagrams, AC and DC character- istics, register descriptions, and power management descriptions. This document is intended for two audiences: Video Subsystem Designers and Software Developers. This document is updated as appropriate. Please check for the latest revision

ページ16に含まれる内容の要旨

Page 10 Epson Research and Development Vancouver Design Center 2 Features 2.1 Integrated Frame Buffer  Embedded 80K byte SRAM display buffer. 2.2 CPU Interface  Direct support of the following interfaces: Hitachi SH-3. Hitachi SH-4. Motorola M68K. MPU bus interface using WAIT# signal.  Direct memory mapping of internal registers.  Single level CPU write buffer.  Registers are mapped into upper 32 bytes of 128K byte address space.  The complete 80K byte display buffer is directly and con

ページ17に含まれる内容の要旨

Epson Research and Development Page 11 Vancouver Design Center 2.4 Display Modes  SwivelView™: direct 90° hardware rotation of display image for portrait mode display  1/2/4 bit-per-pixel (bpp), 2/4/16-level grayscale display.  1/2/4/8 bit-per-pixel, 2/4/16/256-level color display.  Up to 16 shades of gray by FRM on monochrome passive LCD panels; a 256x4 Look- Up Table is used to map 1/2/4 bpp modes into these shades.  256 simultaneous of 4096 colors on color passive and active matrix LCD

ページ18に含まれる内容の要旨

Page 12 Epson Research and Development Vancouver Design Center 3 Typical System Implementation Diagrams . Oscillator SH-4 BUS CSn# CS# A[16:0] AB[16:0] D[15:0] DB[15:0] FPDAT[7:0] D[7:0] FPSHIFT FPSHIFT WE1# WE1# BS# 8-bit BS# S1D13705 FPFRAME FPFRAME RD/WR# RD/WR# LCD FPLINE FPLINE RD# RD# Display DRDY MOD WE0# WE0# RDY# WAIT# LCDPWR CKIO BCLK RESET# RESET# Figure 3-1: Typical System Diagram (SH-4 Bus) . Oscillator SH-3 BUS CSn# CS# A[16:0] AB[16:0] D[15:0] DB[15:0] FPDAT[7:4] D[3:0] FPSHIFT F

ページ19に含まれる内容の要旨

Epson Research and Development Page 13 Vancouver Design Center . Oscillator MC68000 BUS A[23:17] CS# Decoder FC0, FC1, FC2 A[16:1] AB[16:1] D[15:0] DB[15:0] FPDAT[7:4] D[3:0] FPSHIFT FPSHIFT LDS# 4-bit AB0 S1D13705 FPFRAME FPFRAME UDS# WE1# LCD FPLINE FPLINE AS# BS# Display DRDY MOD R/W# RD/WR# DTACK# WAIT# LCDPWR CLK BCLK RESET# RESET# Figure 3-3: Typical System Diagram (M68K #1 Bus) . Oscillator MC68030 BUS A[31:17] CS# Decoder FC0, FC1, FC2 A[16:0] AB[16:0] D[31:16] DB[15:0] FPDAT[7:0] D[7:0]

ページ20に含まれる内容の要旨

Page 14 Epson Research and Development Vancouver Design Center . Oscillator BS# GENERIC #1 BUS CSn# CS# A[16:0] AB[16:0] D[15:0] DB[15:0] FPDAT[11:0] D[11:0] FPSHIFT FPSHIFT 12-bit WE0# S1D13705 WE0# FPFRAME FPFRAME TFT WE1# WE1# FPLINE FPLINE Display RD RD0# DRDY DRDY RD1# RD/WR# WAIT# WAIT# LCDPWR BCLK BCLK RESET# RESET# Figure 3-5: Typical System Diagram (Generic #1 Bus) . Oscillator BS# ISA REFRESH Decoder CS# BUS SA[19:17] SA[16:0] AB[16:0] SD[15:0] DB[15:0] FPDAT[8:0] D[8:0] SMEMW# WE0# FP


類似の説明書
# 取扱説明書 カテゴリ ダウンロード
1 Epson A882181 取扱説明書 モニター 1
2 Epson Artisan EMP-830/EMP-835 取扱説明書 モニター 35
3 Epson TC-1428 取扱説明書 モニター 0
4 Epson DM D110 取扱説明書 モニター 9
5 Epson S1C33 取扱説明書 モニター 0
6 Epson A882441 取扱説明書 モニター 1
7 Epson A881371 取扱説明書 モニター 1
8 Epson A882459 取扱説明書 モニター 1
9 Epson EMP Monitor 取扱説明書 モニター 1
10 Epson C82357 取扱説明書 モニター 1
11 Epson DM D210 取扱説明書 モニター 1
12 Epson EMP MONITOR OPERATION V4.30 取扱説明書 モニター 0
13 Epson A881381 取扱説明書 モニター 1
14 Epson A881391 取扱説明書 モニター 0
15 Epson V4.21 取扱説明書 モニター 0
16 Sony BVM-L170 取扱説明書 モニター 7
17 Sony DDM-2802CNU 取扱説明書 モニター 1
18 Sony BVM-D20F1U, BVM-D20F1E, BVM-D20F1A, BVM-D24E1WU, BVM-D24E1WE, BVM-D24E1WA, BVM-D32E1WU, BVM-D32E1WE, BVM-D32E1WA 取扱説明書 モニター 15
19 Sony 500A3WE 取扱説明書 モニター 8
20 Sony CPD-17SF2 取扱説明書 モニター 10