Intel Box Core I7 4930k 3.4g BX80633I74930Kの取扱説明書

デバイスIntel Box Core I7 4930k 3.4g BX80633I74930Kの取扱説明書

デバイス: Intel Box Core I7 4930k 3.4g BX80633I74930K
カテゴリ: コンピュータハードウェア
メーカー: Intel
サイズ: 0.9 MB
追加した日付: 12/22/2013
ページ数: 117
説明書を印刷

ダウンロード

使い方は?

私たちの目的は、皆様方にデバイスIntel Box Core I7 4930k 3.4g BX80633I74930Kの取扱説明書に含まれたコンテンツを可能な限り早く提供することです。オンラインプレビューを使用すると、Intel Box Core I7 4930k 3.4g BX80633I74930Kに関してあなたが抱えている問題に対する解決策の内容が素早く表示されます。

便宜上

説明書Intel Box Core I7 4930k 3.4g BX80633I74930Kをこちらのサイトで閲覧するのに不都合がある場合は、2つの解決策があります:

  • フルスクリーン表示 – 説明書を(お使いのコンピュータにダウンロードすることなく)便利に表示させるには、フルスクリーン表示モードをご使用ください。説明書Intel Box Core I7 4930k 3.4g BX80633I74930Kのフルスクリーン表示を起動するには、全画面表示ボタンを押してください。
  • コンピュータにダウンロード - Intel Box Core I7 4930k 3.4g BX80633I74930Kの説明書をお使いのコンピュータにダウンロードし、ご自身のコレクションに加えることもできます。デバイス上のスペースを無駄にしたくない場合は、いつでもManualsBaseサイトでダウンロードすることもできます。
Intel Box Core I7 4930k 3.4g BX80633I74930K 取扱説明書 - Online PDF
Advertisement
« Page 1 of 117 »
Advertisement
印刷版

多くの人々は画面表示ではなく印刷された説明書を読むほうを好みます。説明書を印刷するオプションも提供されており、上記のリンクをクリックすることによりそれを利用できます - 説明書を印刷。説明書Intel Box Core I7 4930k 3.4g BX80633I74930Kを全部印刷する必要はなく、選択したページだけを印刷できます。紙を節約しましょう。

要旨

次のページにある説明書Intel Box Core I7 4930k 3.4g BX80633I74930Kの内容のプレビューは、以下にあります。次のページにある説明書の内容をすぐに表示したい場合は、こちらをご利用ください。

内容要旨
ページ1に含まれる内容の要旨

®
Intel Core™ i7 Processor Family for
LGA2011 Socket
Datasheet – Volume 1 of 2
®
Supporting Desktop Intel Core™ i7-4960X Extreme Edition Processor
Series for the LGA2011 Socket
®
Supporting Desktop Intel Core™ i7-49xx and i7-48xx Processor Series
for the LGA2011 Socket
September 2013
329366-001

ページ2に含まれる内容の要旨

® INFORMA S UNLES ALE AND/OR USE OF INTEL PRODUCT S O TION THERWISE AGREED IN WRITING BY INTEL, THE INTEL PRODUCT IN THIS DOCUMENT IS PROVIDED IN CONNECTION WITH Intel S INCLUDING LIABILITY OR WARRANTIES RELA S ARE NO PRODUCT T DESIGNED NOR INTENDED FOR ANY APPLICA TING T S. NO LICENSE, Express* OR IMPLIED O FITNESS FOR A PARTICULAR PURPOSE, MERCHANT , BY EST TION IN WHICH THE OPPEL OR O ABILI THERWISE, T TY FAILURE OF THE INTEL PRODUCT COULD CREA , OR INFRINGEMENT OF ANY P O ANY INTELLECTUAL PR

ページ3に含まれる内容の要旨

Table of Contents 1 Introduction ..............................................................................................................8 1.1 Processor Feature Details .....................................................................................9 1.2 Supported Technologies .....................................................................................10 1.3 Interfaces ........................................................................................................10 1

ページ4に含まれる内容の要旨

4.2 Processor Core / Package Power Management ...................................................... 32 ® ® 4.2.1 Enhanced Intel SpeedStep Technology ................................................. 32 4.2.2 Low-Power Idle States............................................................................ 33 4.2.3 Requesting Low-Power Idle States ........................................................... 34 4.2.4 Core C-states ....................................................................

ページ5に含まれる内容の要旨

Figures 1-1 Processor Platform Block Diagram Example.............................................................9 1-2 PCI Express* Lane Partitioning and Direct Media Interface Gen 2 (DMI2) ..................12 2-1 PCI Express* Layering Diagram...........................................................................19 2-2 Packet Flow through the Layers...........................................................................19 4-1 Idle Power Management Breakdown of the Processor Cores........

ページ6に含まれる内容の要旨

7-10 Voltage Specifications........................................................................................ 63 7-11 Current Specifications........................................................................................ 65 7-12 V Overshoot Specifications.............................................................................. 66 CC 7-13 DDR3 and DDR3L Signal DC Specifications ........................................................... 67 7-14 PECI DC Specifications ..........

ページ7に含まれる内容の要旨

Revision History Revision Description Date Number 001 • Initial release September 2013 § Datasheet 7

ページ8に含まれる内容の要旨

Introduction 1 Introduction ® The Intel Core™ i7 processor family for LGA2011 socket are the next generation of 64-bit, multi-core desktop processors built on 22-nanometer process technology. Based ® on the low-power/high-performance Intel Core™ i7 processor micro-architecture, the processor is designed for a two-chip platform instead of to the traditional three-chip platforms (processor, Memory Controller Hub, and Platform Controller Hub). The two- chip platform consists of a processor an

ページ9に含まれる内容の要旨

Introduction Figure 1-1. Processor Platform Block Diagram Example 1.1 Processor Feature Details • Up to 6 execution cores ® • Each core supports two threads (Intel Hyper-Threading Technology), up to 12 threads per socket • 32KB instruction and 32-KB data first-level cache (L1) for each core • 256KB shared instruction/data mid-level (L2) cache for each core • Up to 15MB last level cache (LLC): up to 2.5MB per core instruction/data last level cache (LLC), shared among all cores Datasheet 9

ページ10に含まれる内容の要旨

Introduction 1.2 Supported Technologies ® ® • Intel Virtualization Technology (Intel VT) ® ® ® • Intel Virtualization Technology (Intel VT) for Directed I/O (Intel VT-d) ® ® • Intel Virtualization Technology (Intel VT) Processor Extensions ® • Intel 64 Architecture ® ® • Intel Streaming SIMD Extensions 4.1 (Intel SSE4.1) ® ® • Intel Streaming SIMD Extensions 4.2 (Intel SSE4.2) ® ® • Intel Advanced Vector Extensions (Intel AVX) ® • Intel AVX Floating Point Bit Depth Conversion (Float 16) ® • I

ページ11に含まれる内容の要旨

Introduction 1.3.2 PCI Express* • The PCI Express* port(s) are fully-compliant with the PCI Express* Base Specification, Revision 3.0 (PCIe 3.0) • Support for PCI Express* 3.0 (8.0 GT/s), 2.0 (5.0 GT/s), and 1.0 (2.5 GT/s) • Up to 40 lanes of PCI Express* interconnect for general purpose PCI Express* devices at PCIe* 3.0 speeds that are configurable for up to 10 independent ports • 4 lanes of PCI Express* at PCIe* 2.0 speeds when not using DMI2 port (Port 0), also can be downgraded to x2 or

ページ12に含まれる内容の要旨

Introduction Figure 1-2. PCI Express* Lane Partitioning and Direct Media Interface Gen 2 (DMI2) 1.3.3 Direct Media Interface Gen 2 (DMI2) • Serves as the chip-to-chip interface to the PCH • The DMI2 port supports x4 link width and only operates in a x4 mode when in DMI2 • Operates at PCI Express* 1.0 or 2.0 speeds • Transparent to software • Processor and peer-to-peer writes and reads with 64-bit address support • APIC and Message Signaled Interrupt (MSI) support. Will send Intel-defined “End

ページ13に含まれる内容の要旨

Introduction 1.3.4 Platform Environment Control Interface (PECI) The PECI is a one-wire interface that provides a communication channel between a PECI client (the processor) and a PECI master (the PCH). Refer to the Processor Thermal Mechanical Specifications and Design Guide for additional details on PECI services available in the processor (Refer to the Related Documents section). • Supports operation at up to 2 Mbps data transfers • Link layer improvements to support additional services

ページ14に含まれる内容の要旨

Introduction 1.6 Package Summary The processor socket type is noted as LGA2011. The processor package is a 52.5 x 45 mm FC-LGA package (LGA2011). Refer to the Processor Thermal Mechanical Specification and Design Guide (see Related Documents section) for the package mechanical specifications. 1.7 Terminology Table 1-1. Terminology (Sheet 1 of 3) Term Description ACPI Advanced Configuration and Power Interface ASPM Active State Power Management CCM Continuous Conduction Mode DCM Discontinuo

ページ15に含まれる内容の要旨

Introduction Table 1-1. Terminology (Sheet 2 of 3) Term Description ® ® Intel Virtualization Technology (Intel VT) for Directed I/O. Intel VT-d is a hardware assist, under system software (Virtual Machine Manager or operating system) ® Intel VT-d control, for enabling I/O device virtualization. Intel VT-d also brings robust security by providing protection from errant DMAs by using DMA remapping, a key feature of Intel VT-d. IOV I/O Virtualization Jitter Any timing variation of a transitio

ページ16に含まれる内容の要旨

Introduction Table 1-1. Terminology (Sheet 3 of 3) Term Description TSOD Thermal Sensor on DIMM UDIMM Unbuffered Dual In-line Module Uncore The portion of the processor comprising the shared cache, IMC, HA, PCU, and UBox. Signaling convention that is binary and unidirectional. In this binary signaling, one bit is sent for every edge of the forwarded clock, whether it be a rising edge or a falling edge. If a number of edges are collected at instances t , t , t ,...., t then the UI at Unit In

ページ17に含まれる内容の要旨

Introduction Table 1-3. Public Specifications Document Document Number / Location Advanced Configuration and Power Interface Specification 3.0 http://www.acpi.info PCI Local Bus Specification 3.0 http://www.pcisig.com/specifications PCI Express Base Specification - Revision 2.1 and 1.1 http://www.pcisig.com PCI Express Base Specification - Revision 3.0 System Management Bus (SMBus) Specification, Revision 2.0 http://smbus.org/ DDR3 SDRAM Specification http://www.jedec.org Low (JESD22-A119) an

ページ18に含まれる内容の要旨

Interfaces 2 Interfaces This chapter describes the functional behaviors supported by the processor. Topics covered include: • System Memory Interface • PCI Express* Interface • Direct Media Interface 2 (DMI2) / PCI Express* Interface • Platform Environment Control Interface (PECI) 2.1 System Memory Interface 2.1.1 System Memory Technology Support The Integrated Memory Controller (IMC) supports DDR3 protocols with four independent 64-bit memory channels and supports 1 unbuffered DIMM per chan

ページ19に含まれる内容の要旨

Interfaces 2.2 PCI Express* Interface This section describes the PCI Express* 3.0 interface capabilities of the processor. See the PCI Express* Base Specification for details of PCI Express* 3.0. 2.2.1 PCI Express* Architecture Compatibility with the PCI addressing model is maintained to ensure that all existing applications and drivers operate unchanged. The PCI Express* configuration uses standard mechanisms as defined in the PCI Plug-and-Play specification. The PCI Express* architectu

ページ20に含まれる内容の要旨

Interfaces 2.2.1.1 Transaction Layer The upper layer of the PCI Express* architecture is the Transaction Layer. The Transaction Layer's primary responsibility is the assembly and disassembly of Transaction Layer Packets (TLPs). TLPs are used to communicate transactions, such as read and write, as well as certain types of events. The Transaction Layer also manages flow control of TLPs. 2.2.1.2 Data Link Layer The middle layer in the PCI Express* stack, the Data Link Layer, serves as an int


類似の説明書
# 取扱説明書 カテゴリ ダウンロード
1 Intel 386 取扱説明書 コンピュータハードウェア 7
2 Intel 8086-1 取扱説明書 コンピュータハードウェア 12
3 Intel 87C196CA 取扱説明書 コンピュータハードウェア 8
4 Intel 8XC196Kx 取扱説明書 コンピュータハードウェア 2
5 Intel ARK |Core i7-4770K Processor BX80646I74770K 取扱説明書 コンピュータハードウェア 27
6 Intel AXXRAKSAS2 取扱説明書 コンピュータハードウェア 1
7 Intel 430TX 取扱説明書 コンピュータハードウェア 16
8 Intel 32882 取扱説明書 コンピュータハードウェア 1
9 Intel BX80605I7880 取扱説明書 コンピュータハードウェア 1
10 Intel 80302 取扱説明書 コンピュータハードウェア 1
11 Intel 6300ESB ICH 取扱説明書 コンピュータハードウェア 4
12 Intel 80C186EA 取扱説明書 コンピュータハードウェア 1
13 Intel 460GX 取扱説明書 コンピュータハードウェア 4
14 Intel 6700PXH 取扱説明書 コンピュータハードウェア 4
15 Intel BX80623I72600S 取扱説明書 コンピュータハードウェア 1
16 Sony MSAKIT-PC4A 取扱説明書 コンピュータハードウェア 2
17 Sony MRW62E-S1 2694866142 取扱説明書 コンピュータハードウェア 5
18 Philips MATCH LINE 9596 取扱説明書 コンピュータハードウェア 17
19 Sony 64GB SDHC Class 10 Memory Card Readers SF32UY 取扱説明書 コンピュータハードウェア 1
20 Philips PSC702 取扱説明書 コンピュータハードウェア 1