Instrukcja obsługi Analog Devices ADSP-2181

Instrukcja obsługi dla urządzenia Analog Devices ADSP-2181

Urządzenie: Analog Devices ADSP-2181
Kategoria: Karta sieciowa
Producent: Analog Devices
Rozmiar: 0.4 MB
Data dodania: 6/29/2014
Liczba stron: 40
Drukuj instrukcję

Pobierz

Jak korzystać?

Naszym celem jest zapewnienie Ci jak najszybszego dostępu do treści zawartych w instrukcji obsługi urządzenia Analog Devices ADSP-2181. Korzystając z podglądu online możesz szybko przejrzeć spis treści i przejść do strony, na której znajdziesz rozwiązanie swojego problemu z Analog Devices ADSP-2181.

Dla Twojej wygody

Jeżeli przeglądanie instrukcji Analog Devices ADSP-2181 bezpośrednio na tej stornie nie jest dla Ciebie wygodne, możesz skorzystać z dwóch możliwych rozwiązań:

  • Przeglądanie pełnoekranowe - Aby wygodnie przeglądać instrukcję (bez pobierania jej na komputer) możesz wykorzystać tryp przeglądania pełnoekranowego. Aby uruchomić przeglądanie instrukcji Analog Devices ADSP-2181 na pełnym ekranie, użyj przycisku Pełny ekran.
  • Pobranie na komputer - Możesz również pobrać instrukcję Analog Devices ADSP-2181 na swój komputer i zachować ją w swoich zbiorach. Jeżeli nie chcesz jednak marnować miejsca na swoim urządzeniu, zawsze możesz pobrać ją w przyszłości z ManualsBase.
Analog Devices ADSP-2181 Instrukcja obsługi - Online PDF
Advertisement
« Page 1 of 40 »
Advertisement
Wersja drukowana

Wiele osób woli czytać dokumenty nie na ekranie, lecz w wersji drukowanej. Opcja wydruku instrukcji również została przewidziana i możesz z niej skorzystać klikając w link znajdujący się powyżej - Drukuj instrukcję. Nie musisz drukować całej instrukcji Analog Devices ADSP-2181 a jedynie wybrane strony. Szanuj papier.

Streszczenia

Poniżej znajdziesz zajawki treści znajdujących się na kolejnych stronach instrukcji do Analog Devices ADSP-2181. Jeżeli chcesz szybko przejrzeć zawartość stron znajdujących się na kolejnych strinach instrukcji, możesz z nich skorzystać.

Streszczenia treści
Streszczenie treści zawartej na stronie nr. 1

a
DSP Microcomputers
ADSP-2181/ADSP-2183
FUNCTIONAL BLOCK DIAGRAM
FEATURES
PERFORMANCE POWERDOWN
PROGRAMMABLE
CONTROL I/O
30 ns Instruction Cycle Time @ 5.0 Volts
FLAGS
33 MIPS Sustained Performance MEMORY
DATA ADDRESS
GENERATORS PROGRAM
PROGRAM DATA
34.7 ns Instruction Cycle Time @ 3.3 Volts
SEQUENCER BYTE DMA
MEMORY MEMORY
DAG 1 DAG 0 CONTROLLER
Single-Cycle Instruction Execution
EXTERNAL
ADDRESS
Single-Cycle Context Switch
BUS
PROGRAM MEMORY ADDRESS
3-Bus Architecture Allows Dual Operand F

Streszczenie treści zawartej na stronie nr. 2

ADSP-2181/ADSP-2183 This takes place while the processor continues to: Additional Information This data sheet provides a general overview of ADSP-2181/ • receive and transmit data through the two serial ports ADSP-2183 functionality. For additional information on the • receive and/or transmit data through the internal DMA port architecture and instruction set of the processor, refer to the • receive and/or transmit data through the byte DMA port ADSP-2100 Family User’s Manual. For more informati

Streszczenie treści zawartej na stronie nr. 3

ADSP-2181/ADSP-2183 Program memory can store both instructions and data, permit- Each port can generate an internal programmable serial clock or ting the ADSP-2181/ADSP-2183 to fetch two operands in a accept an external serial clock. single cycle, one from program memory and one from data The ADSP-2181/ADSP-2183 provides up to 13 general-purpose memory. The ADSP-2181/ADSP-2183 can fetch an operand from flag pins. The data input and output pins on SPORT1 can be program memory and the next instruc

Streszczenie treści zawartej na stronie nr. 4

ADSP-2181/ADSP-2183 • SPORTs support serial data word lengths from 3 to 16 bits # and provide optional A-law and μ-law companding according Pin of Input/ to CCITT recommendation G.711. Name(s) Pins Output Function • SPORT receive and transmit sections can generate unique in- CLKOUT 1 O Processor Clock Output. terrupts on completing a data word transfer. SPORT0 5 I/O Serial Port I/O Pins • SPORTs can receive and transmit an entire circular buffer of SPORT1 5 I/O Serial Port 1 or Two External dat

Streszczenie treści zawartej na stronie nr. 5

ADSP-2181/ADSP-2183 Table I. Interrupt Priority & Interrupt Vector Addresses Power Down The ADSP-2181/ADSP-2183 processor has a low power Interrupt Vector feature that lets the processor enter a very low power dor- Source of Interrupt Address (Hex) mant state through hardware or software control. Here is a brief list of power-down features. Refer to the ADSP-2100 Reset (or Power-Up with PUCR = 1) 0000 (Highest Priority) Family User’s Manual, Chapter 9 “System Interface” for de- Power Down (Nonma

Streszczenie treści zawartej na stronie nr. 6

ADSP-2181/ADSP-2183 When the IDLE (n) instruction is used, it effectively slows down The ADSP-2181/ADSP-2183 uses an input clock with a fre- the processor’s internal clock and thus its response time to in- quency equal to half the instruction rate; a 16.67 MHz input coming interrupts. The one-cycle response time of the standard clock yields a 30 ns processor cycle (which is equivalent to idle state is increased by n, the clock divisor. When an enabled 33 MHz). Normally, instructions are executed

Streszczenie treści zawartej na stronie nr. 7

ADSP-2181/ADSP-2183 Table II. Memory Architecture The ADSP-2181/ADSP-2183 provides a variety of memory and PMOVLAY Memory A13 A12:0 peripheral interface options. The key functional groups are Pro- gram Memory, Data Memory, Byte Memory, and I/O. 0 Internal Not Applicable Not Applicable Program Memory is a 24-bit-wide space for storing both in- 1 External 0 13 LSBs of Address struction opcodes and data. The ADSP-2181/ADSP-2183 has Overlay 1 Between 0x2000 16K words of Program Memory RAM on chip, a

Streszczenie treści zawartej na stronie nr. 8

ADSP-2181/ADSP-2183 There are 16,352 words of memory accessible internally when The CMS pin functions like the other memory select signals the DMOVLAY register is set to 0. When DMOVLAY is set to with the same timing and bus request logic. A 1 in the enable bit something other than 0, external accesses occur at addresses causes the assertion of the CMS signal at the same time as the 0x0000 through 0x1FFF. The external address is generated as selected memory select signal. All enable bits default

Streszczenie treści zawartej na stronie nr. 9

ADSP-2181/ADSP-2183 When the BWCOUNT register is written with a nonzero value Table VI. Boot Summary Table the BDMA circuit starts executing byte memory accesses with MMAP BMODE Booting Method wait states set by BMWAIT. These accesses continue until the count reaches zero. When enough accesses have occurred to 0 0 BDMA feature is used in default mode create a destination word, it is transferred to or from on-chip to load the first 32 program memory memory. The transfer takes one DSP cycle. DSP a

Streszczenie treści zawartej na stronie nr. 10

ADSP-2181/ADSP-2183 If the ADSP-2181/ADSP-2183 is performing an external INSTRUCTION SET DESCRIPTION memory access when the external device asserts the BR signal, The ADSP-2181/ADSP-2183 assembly language instruction set then it will not three-state the memory interfaces or assert the has an algebraic syntax that was designed for ease of coding and BG signal until the processor cycle after the access completes. readability. The assembly language, which takes full advantage of The instruction doe

Streszczenie treści zawartej na stronie nr. 11

ADSP-2181/ADSP-2183 Target Memory Interface These ADSP-2181/ADSP-2183 pins must be connected only to For your target system to be compatible with the EZ-ICE emu- the EZ-ICE connector in the target system. These pins have no lator, it must comply with the memory interface guidelines function except during emulation, and do not require pull-up or listed below. pull-down resistors. The traces for these signals between the ADSP-2181/ADSP-2183 and the connector must be kept as PM, DM, BM, IOM, & CM s

Streszczenie treści zawartej na stronie nr. 12

ADSP-2181–SPECIFICATIONS RECOMMENDED OPERATING CONDITIONS K Grade B Grade Parameter Min Max Min Max Unit V Supply Voltage 4.5 5.5 4.5 5.5 V DD T Ambient Operating Temperature 0 +70 –40 +85 °C AMB ELECTRICAL CHARACTERISTICS K/B Grades Parameter Test Conditions Min Max Unit 1, 2 V Hi-Level Input Voltage @ V = max 2.0 V IH DD V Hi-Level CLKIN Voltage @ V = max 2.2 V IH DD 1, 3 V Lo-Level Input Voltage @ V = min 0.8 V IL DD 1, 4, 5 V Hi-Level Output Voltage @ V = min OH DD I

Streszczenie treści zawartej na stronie nr. 13

ADSP-2181/ADSP-2183 ADSP-2181 * ABSOLUTE MAXIMUM RATINGS Supply Voltage . . . . . . . . . . . . . . . . . . . . . . . . . . –0.3 V to +7 V Input Voltage . . . . . . . . . . . . . . . . . . . . . –0.3 V to V + 0.3 V DD Output Voltage Swing . . . . . . . . . . . . . . –0.3 V to V + 0.3 V DD Operating Temperature Range (Ambient) . . . . –40°C to +85°C Storage Temperature Range . . . . . . . . . . . . . –65°C to +150°C Lead Temperature (5 sec) TQFP . . . . . . . . . . . . . . . . +280°C Lead Tempera

Streszczenie treści zawartej na stronie nr. 14

ADSP-2181/ADSP-2183 2 (C × V × f ) is calculated for each output: DD ADSP-2181 # of ENVIRONMENTAL CONDITIONS 2 Pins × C × V × f DD Ambient Temperature Rating: 2 Address, DMS 8 × 10 pF × 5 V × 33.3 MHz = 66.6 mW T = T – (PD × θ ) AMB CASE CA 2 Data Output, WR 9 × 10 pF × 5 V × 16.67 MHz = 37.5 mW T = Case Temperature in °C CASE 2 RD 1 × 10 pF × 5 V × 16.67 MHz = 4.2 mW PD = Power Dissipation in W 2 CLKOUT 1 × 10 pF × 5 V × 33.3 MHz = 8.3 mW θ = Thermal Resistance (Case-to-Ambient) CA 116.6 mW θ =

Streszczenie treści zawartej na stronie nr. 15

ADSP-2181/ADSP-2183 t , is dependent on the capacitive load, C , and the current DECAY L ADSP-2181 load, i , on the output pin. It can be approximated by the fol- L CAPACITIVE LOADING lowing equation: Figures 10 and 11 show the capacitive loading characteristics of C •0.5V L the ADSP-2181. t = DECAY i L 30 from which T = +85°C V = 4.5V DD t = t – t DIS MEASURED DECAY 25 is calculated. If multiple pins (such as the data bus) are dis- abled, the measurement value is that of the last pin

Streszczenie treści zawartej na stronie nr. 16

ADSP-2181/ADSP-2183 ADSP-2183–SPECIFICATIONS RECOMMENDED OPERATING CONDITIONS K Grade B Grade Parameter Min Max Min Max Unit V Supply Voltage 3.0 3.6 3.0 3.6 V DD T Ambient Operating Temperature 0 +70 –40 +85 °C AMB ELECTRICAL CHARACTERISTICS K/B Grades Parameter Test Conditions Min Max Unit 1, 2 V Hi-Level Input Voltage @ V = max 2.0 V IH DD V Hi-Level CLKIN Voltage @ V = max 2.2 V IH DD 1, 3 V Lo-Level Input Voltage @ V = min 0.4 V IL DD 1, 4, 5 V Hi-Level Output Volta

Streszczenie treści zawartej na stronie nr. 17

ADSP-2181/ADSP-2183 ADSP-2183 * ABSOLUTE MAXIMUM RATINGS Supply Voltage . . . . . . . . . . . . . . . . . . . . . . . . –0.3 V to +4.6 V Input Voltage . . . . . . . . . . . . . . . . . . . . . –0.5 V to V + 0.5 V DD Output Voltage Swing . . . . . . . . . . . . . . –0.5 V to V + 0.5 V DD Operating Temperature Range (Ambient) . . . . –40°C to +85°C Storage Temperature Range . . . . . . . . . . . . . –65°C to +150°C Lead Temperature (5 sec) TQFP . . . . . . . . . . . . . . . . +280°C * Stresses abo

Streszczenie treści zawartej na stronie nr. 18

ADSP-2181/ADSP-2183 2 (C × V × f ) is calculated for each output: DD ADSP-2183 ENVIRONMENTAL CONDITIONS # of 2 Ambient Temperature Rating: Pins × C × V × f DD 2 T = T – (PD × θ ) Address, DMS 8 × 10 pF × 3.3 V × 33.3 MHz = 29.0 mW AMB CASE CA 2 Data Output, WR 9 × 10 pF × 3.3 V × 16.67 MHz = 16.3 mW T = Case Temperature in °C CASE 2 RD 1 × 10 pF × 3.3 V × 16.67 MHz = 1.8 mW PD = Power Dissipation in W 2 CLKOUT 1 × 10 pF × 3.3 V × 33.3 MHz = 3.6 mW θ = Thermal Resistance (Case-to-Ambient) CA 50.7

Streszczenie treści zawartej na stronie nr. 19

ADSP-2181/ADSP-2183 ADSP-2183 from which t = t – t DIS MEASURED DECAY CAPACITIVE LOADING Figures 17 and 18 show the capacitive loading characteristics of is calculated. If multiple pins (such as the data bus) are dis- the ADSP-2183. abled, the measurement value is that of the last pin to stop driving. 30 T = +85°C 3.0V V = 3.0V DD INPUT 1.5V 25 0.0V 20 2.0V OUTPUT 1.5V 0.3V 15 Figure 19. Voltage Reference Levels for AC Measure- 10 ments (Except Output Enable/Disable) 5 Output Enable Time Ou

Streszczenie treści zawartej na stronie nr. 20

ADSP-2181/ADSP-2183 ADSP-2181 Parameter Min Max Unit Clock Signals and Reset Timing Requirements: t CLKIN Period 60 150 ns CKI t CLKIN Width Low 20 ns CKIL t CLKIN Width High 20 ns CKIH Switching Characteristics: t CLKOUT Width Low 0.5t – 7 ns CKL CK t CLKOUT Width High 0.5t – 7 ns CKH CK t CLKIN High to CLKOUT High 0 20 ns CKOH Control Signals Timing Requirements: 1 t RESET Width Low 5t ns RSP CK ADSP-2183 28.8 MHz Parameter Min Max Unit Clock Signals and Reset Timing Requirements:


Podobne instrukcje
# Instrukcja obsługi Kategoria Pobierz
1 Analog Devices SHARC 82-000805-01 Instrukcja obsługi Karta sieciowa 0
2 Analog Devices SHARC EZ-Extender Instrukcja obsługi Karta sieciowa 0
3 Analog Devices ADSP-2183 Instrukcja obsługi Karta sieciowa 2
4 Analog Devices SHARC 82-000197-01 Instrukcja obsługi Karta sieciowa 0
5 Analog Devices TigerSHARC ADSP-TS201S Instrukcja obsługi Karta sieciowa 7
6 Sony BTA-NW1A Instrukcja obsługi Karta sieciowa 2
7 Sony BKMW-E3000 Instrukcja obsługi Karta sieciowa 2
8 Sony AC-SQ950D Instrukcja obsługi Karta sieciowa 0
9 Sony BBV RX100 Instrukcja obsługi Karta sieciowa 3
10 Sony CLIE A-AVZ-100-11 Instrukcja obsługi Karta sieciowa 1
11 Sony BTA-NW1 Instrukcja obsługi Karta sieciowa 11
12 Sony AC-NWUM50 Instrukcja obsługi Karta sieciowa 1
13 Sony AR-B1474 Instrukcja obsługi Karta sieciowa 2
14 Sony BKM-FW32 Instrukcja obsługi Karta sieciowa 1
15 Sony 4000CL-MAV-PBIO Instrukcja obsługi Karta sieciowa 1